图题6-25所示为具有同步清除功能的同步四位二进制加法计数器74LS163组成的计数器电路,试说明该计数电路是多少进制。

图题6-25所示为具有同步清除功能的同步四位二进制加法计数器74LS163组成的计数器电路,试说明该计数电路是多少进制。


相关考题:

74LS163是集成4位二进制(十六进制)同步加法计算器()

一个四位二进制加法计数器,初始状态为0000经过2015个时钟脉冲后,此计数器的状态为()

试分析图题7.8的计数器电路,说明这是多少进制的计数器。

试用上升沿JK触发器构成同步3位二进制加法计数器,要求画出逻辑电路图。

图题 6-24所示为异步4位二进制加法计数器74LS293组成的计数器电路,试说明该计数电路是多少进制计数器,并说明复位信号RESET的有效电平,

图题6-26所示为具有异步清除功能的同步四位二进制加法计数器74LS161组成的计数电路,试说明该计数电路是多少进制。

图题6-27所示为具有同步预置功能的同步四位二进制加法计数器74LS161组成的计数电路,试说明该计数电路是多少进制。

试判断图题6-29所示为电路为多少进制计数器,是同步电路还是异步电路。

A.同步二进制加法计数器B.同步四进制加法计数器C.同步三进制计数器D.同步三进制减法计数器

A.异步二进制计数器B.同步三进制计数器C.异步四进制计数器D.同步五进制计数器

图示时序逻辑电路是一个(  )。附:触发器的逻辑状态表为:A、左移寄存器B、右移寄存器C、异步三位二进制加法计数器D、同步六进制计数器

采用中规模加法计数器74LS161构成的电路如图所示,该电路构成几进制加法计数器(  )。 A. 九进制 B. 十进制 C. 十二进制 D. 十三进制

由四位二进制同步计算器74161构成的逻辑电路如图所示,该电路的逻辑功能为( )。A.同步256进制计数器C.同步217进制计数器B.同步243进制计数器D.同步196进制计数器

A.同步二进制加法计数器B.同步二进制减法计数器C.异步二进制减法计数器D.异步二进制加法计数器

图所示逻辑电路,设触发器的初始状态均为0,当时,该电路实现的逻辑功能是(  )。A.同步十进制加法计数器B.同步八进制加法计数器C.同步六进制加法计数器D.同步三进制加法计数器

图示电路中,计数器74163构成电路的逻辑功能为(  )。 A. 同步84进制加法计数 B. 同步73进制加法计数 C. 同步72进制加法计数 D. 同步32进制加法计数

图所示逻辑电路,设触发器的初始状态均为“0”。当RD=1时,该电路的逻辑功能为(  )。A.同步八进制加法计数器B.同步八进制减法计数器C.同步六进制加法计数器D.同步六进制减法计数器

如图所示异步时序电路,该电路的逻辑功能为(  )。 A. 八进制加法计数器 B. 八进制减法计数器 C. 五进制加法计数器 D. 五进制减法计数器

如图7-65所示电路中,两个D触发器在接受触发脉冲前为均为0,分析电路,该电路是()。A.异步二进制计数器B.左移计数器C.右移计数器D.同步三进制计数器

下列电路中,不属于时序逻辑电路的是()A、同步加法计数器B、全加器C、寄存器D、异步减法计数器

74LS161是()二进制计数器。A、同步两位B、异步两位C、同步四位D、异步四位

计数器按计数工作方式分为()。A、同步计数器和异步计数器B、二进制计数器和非二进制计数器C、加法计数器和减法计数器D、扭环形计数器和环形计数器

电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。A、同步计数器B、异步计数器C、二进制计数器D、四进制计数器

同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。

以下是74LS161同步四位二进制计数器功能的是()A、同步预置数B、异步清零C、同步清零D、双时钟E、脉冲输出

单选题A 左移寄存器B 右移寄存器C 异步三位二进制加法计数器D 同步六进制计数器

单选题下列电路中,不属于时序逻辑电路的是()A同步加法计数器B全加器C寄存器D异步减法计数器