28、现代计算机都采用多级Cache方式,L1 Cache多采用数据Cache和代码Cache分离设置,而L2 Cache和L3 Cache则为联合Cache,即数据和代码放在同一个Cache中。

28、现代计算机都采用多级Cache方式,L1 Cache多采用数据Cache和代码Cache分离设置,而L2 Cache和L3 Cache则为联合Cache,即数据和代码放在同一个Cache中。


参考答案和解析
正确

相关考题:

下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据CacheB.Pentium Ⅱ的L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache

PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是A.从L1Cache开始,然后依次为L2Cache、DRAM和外设B.从L2Cache开始,然后依次为L1Cache、DRAM和外设C.从外设开始,然后依次为DRAM、L2Cache和L1CacheD.从外设开始,然后依次为DRAM、L1Cache和L2Cache

常用的虚拟存储器寻址系统由( )组成。A)主存和外存B)Cache和内存C)Cache和外存D)Cache和Cache

Cache结构中,数据和指令都放在同一个Cache中,称为()。A.普林斯顿结构B.哈佛结构

CPU执行指令需要从存储器读取数据时,数据搜索的顺序是()。 A、cache、DRAM和硬盘B、DRAM、cache和硬盘C、硬盘、DRAM和cacheD、DRAM、硬盘和cache

PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )。A.从L1 Cache开始,然后依次为L2 Cache、DRAM和外设B.从L2 Cache开始,然后依次为L1 Cache、DRAM和外设C.从外设开始,然后依次为DRAM、L2 Cache和L1 CacheD.从外设开始,然后依次为DRAM、L1 Cache和L2 Cache

PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )A.L1 cache、12 cache、DRAM和外设B.L2 cache、L1 cache、DRAM和外设C.DRAM、外设、L2cache和L1 cacheD.外设、DRAM、L1 cache和L2 cache

一个设有cache的存储系统中,若主存容量为512KB,cache容量为2KB,每次交换的数据块长度为16B。主存数据调入cache时,为了区分是主存哪个部分哪个字块调入cache中哪个字块位置。因此在cache存储器中还需存放调入主存字块的特征,即cache字块标志(主存高位地址)。cache地址映像若采用直接映像方式,本题中cache字块标志是(1)位,若采用全相联地址映像方式,则cache字块标志是(2)位。A.7B.8C.12D.19

PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是A.从L1 Cache开始,然后依次为L2 Cache、DRAM和外设B.从L2 Cache开始,然后依次为L1 Cache、DRAM和外设C.从外设开始,然后依次为DRAM、L2 Cache和L1 CacheD.从外设开始,然后依次为DRAM、11 Cache和L2 Cache

在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是( )。A. Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用

在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据

PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )。A.L1 Cache、L2 Cache、DRAM和外设B.L2 Cache、L1 Cache、DRAM和外设C.DRAM、外设、L2 Cache和L1 CacheD.外设、DRAM、L1 Cache和L2 Cache

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是(9)A.Cache 的容量通常大于主存的存储容量B.通常由程序员设置 Cache 的内容和访问速度C.Cache 的内容是主存内容的副本D.多级 Cache 仅在多核 CPU 中使用

Which of the following statements is true about L3 cache?()A、L3 cache operates faster than the system processorB、L3 cache runs at the speed of the processor.C、L3 cache can deliver data in as little as 15ns.D、L3 cache runs at the speed of the system bus.

如果应用程序需要的数据已经在内存中,称作()。A、Cache ReadB、Cache HitC、Cache MissD、Cache Latch

下列关于L2 Cache说法有误的是()A、L2 Cache比L1 Cache大B、L2 Cache的设置始于486时代C、L2 Cache最大程度的减小了主内存对CPU运行造成的迟缓D、L2 Cache的设置是为了解决主内存不足的问题

以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器

下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

关于高速缓冲存储器cache的描述,不正确的是()A、cache-是介于cPu和内存之间的一种可高速存取信息的芯片B、cache越大,效率越高C、cache用于解决cPu和RAM之问速度冲突问题D、存放在cache中的数据使用时存在命中率的问题

Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

使用Cache可以提高计算机运行速度,这是因为()。A、Cache增大了内存的容量B、Cache扩大了硬盘的容量C、Cache缩短了CPU的等待时间D、Cache可以存放程序和数据

CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()A、Cache、DRAM和硬盘B、DRAM、Cache和硬盘C、硬盘、DRAM和CacheD、DRAM、硬盘和Cache

Which of the following statements is true about L1 cache?()A、 L1 cache operates faster than the processor.B、 L1 cache is directly connected to the processor.C、 L1 cache can deliver data in 5ns.D、 L1 cache is located on the system board.

Which of the following statements is true about L3 cache?()A、L3 cache operates faster than the system processor.B、L3 cache runs at the speed of the processor.C、L3 cache can deliver data in as little as 15ns.D、L3 cache runs at the speed of the system bus.

判断题L1 Cache与L2 Cache都存在于CPU中。A对B错

单选题Which of the following statements is true about L1 cache?()A L1 cache operates faster than the processor.B L1 cache is directly connected to the processor.C L1 cache can deliver data in 5ns.D L1 cache is located on the system board.

单选题采用指令Cache与数据Cache分离的主要目的是(  )。A减低Cache的缺失损失B提高Cache的命中率C减低CPU平均访问时间D减少指令流水线资源冲突