单选题采用指令Cache与数据Cache分离的主要目的是(  )。A减低Cache的缺失损失B提高Cache的命中率C减低CPU平均访问时间D减少指令流水线资源冲突

单选题
采用指令Cache与数据Cache分离的主要目的是(  )。
A

减低Cache的缺失损失

B

提高Cache的命中率

C

减低CPU平均访问时间

D

减少指令流水线资源冲突


参考解析

解析:
把指令Cache与数据Cache分离后,取指和取数分别到不同的Cache中寻找,那么指令流水线中取指部分和取数部分就可以很好的避免冲突,即减少了指令流水线的冲突。

相关考题:

现代CPU中都具有指令乱序执行功能,其目的不包括____。 A、消除指令依赖,更充分利用多流水线B、提高cache效率C、改变计算结果D、消除资源冲突

●设某流水线计算机主存的读/写时间为100ns,有一个指令和数据合一的Cache,已知该Cache的读/写时间为10ns,取指令的命中率为98%,取数的命中率为95%。在执行某类程序时,约有1/5指令需要存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置Cache后,每条指令的平均访存时间约为 (14) 。(14) A.12nsB.15 nsC.18 nsD.120ns

以下关于Cache的叙述中,正确的是( )。A.在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素B.Cache的设计思想是在合理成本下提高命中率C.Cache的设计目标是容量尽可能与主存容量相等D.CPLI中的Cache容量应大于CPU之外的Cache容量

CPU执行指令需要从存储器读取数据时,数据搜索的顺序是()。 A、cache、DRAM和硬盘B、DRAM、cache和硬盘C、硬盘、DRAM和cacheD、DRAM、硬盘和cache

PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )A.L1 cache、12 cache、DRAM和外设B.L2 cache、L1 cache、DRAM和外设C.DRAM、外设、L2cache和L1 cacheD.外设、DRAM、L1 cache和L2 cache

在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据

在主存和CPU之间增加Cache的目的是(17)。在CPU执行一段程序的过程中,Cache的存取次数为2250次,由内存完成的存取次数为250次。若Cache的存取周期为6ns,内存的存取周期为24ns,则Cache的命中率为(18),CPU的平均访问时间为(19)ns。A.提高内存工作的可靠性B.扩展内存容量C.方便用户操作D.提高CPU数据传输速率

下列说法正确的是()。A.Cache容量一般不大,命中率不会很高B.Cache本身速度很快,但地址变换速度很慢C.Cache芯片速度一般比CPU的速度慢数十倍D.Cache存储器查映象表和访问物理Cache期间可以流水,使速度与CPU匹配。

以下关于Cache的叙述中,正确的是()。A.Cache的设计目标是容量尽可能与主存容量相等B.在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素C.Cache的设计思想是在合理成本下提高命中率D.CPU中的Cache容量应大于CPU之外的Cache容量

在Cache和主存构成的两级存储系统中,Cache的存取时间为100ns,主存的存取时间为1μs,Cache访问失败后CPU才开始访存。如果希望Cache-主存系统的平均存取时间不超过Cache存取时间的15%,则Cache的命中率至少应为()。A.95%B.98%C.98.5%D.99.5%

在Cache和主存构成的两级存储体系中,主存与Cache同时访问,Cache的存取时间是100ns,主存的存取时间是1000ns,如果希望有效(平均)存取时间不超过Cache存取时间的115%,则Cache的命中率至少应为()。A.90%B.98%C.95%D.99%

以下关于Cache的叙述中,正确的是( )。A.在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素B.Cache的设计思想是在合理的成本下提高命中率C.Cache的设计目标是容量尽可能与主存容量相等D.CPU中的Cache容量应大于CPU之外的Cache容量

使用 Cache 改善系统性能的依据是程序的局部性原理。程序中大部分指令是(60)的。设某计算机主存的读/写时间为 100ns,有一个指令和数据合一的 Cache,已知该 Cache的读/写时间为 10ns,取指令的命中率为 98%,取数的命中率为 95%。在执行某类程序时,约有 1/5 指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置 Cache 后,每条指令的平均读取时间约为(61)ns。A.顺序存储、顺序执行B.随机存储、顺序执行C.顺序存储、随机执行D.随机存储、随机执行

使用 Cache 改善系统性能的依据是程序的局部性原理。程序中大部分指令是(请作答此空)的。设某计算机主存的读/写时间为 100ns,有一个指令和数据合一的 Cache,已知该 Cache的读/写时间为 10ns,取指令的命中率为 98%,取数的命中率为 95%。在执行某类程序时,约有 1/5 指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置 Cache 后,每条指令的平均读取时间约为( )ns。A.12.3B.14.7C.23.4D.26.3

已知cache存储周期为20ns,主存存储周期为220ns,cache/主存系统平均访问时间为60ns,则cache命中率是()。

Cache是一种()的存储器,位于CPU和主存之间,用来存放CPU正在使用的指令和数据;使用Cache的目的是提高CPU访问存储器的存取速度,减少处理器的等待时间。

Cache的命中率是指命中Cache的次数与访问Cache的次数之比。

关于高速缓冲存储器cache的描述,不正确的是()A、cache-是介于cPu和内存之间的一种可高速存取信息的芯片B、cache越大,效率越高C、cache用于解决cPu和RAM之问速度冲突问题D、存放在cache中的数据使用时存在命中率的问题

将指令Cache和数据Cache分开又有什么好处?

Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

某计算机的存储系统由Cache、主存和用于虚拟存储的磁盘组成。CPU总是从Cache中获取数据。若所访问的字在Cache中,则存取它只需要20ns,将所访问的字从主存装入Cache需要60ns,而将它从磁盘装入主存则需要1200us。假定Cache的命中率为90%,主存的命中率为60%,计算该系统访问一个字的平均存取时间。

CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()A、Cache、DRAM和硬盘B、DRAM、Cache和硬盘C、硬盘、DRAM和CacheD、DRAM、硬盘和Cache

问答题Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

单选题设某流水线计算机主存的读/写时间为100ns,有一个指令和数据合一的cache,已知该cache的读/写时间为10ns,取指令的命中率为98%,取数的命中率为95%。在执行某类程序时,约有1/5指令需要存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置cache后,每条指令的平均访存时间约为()A12nsB15nsC18nsD120ns

问答题某计算机有cache、内存、辅存来实现虚拟存储器。如果数据在cache中,访问它需要20ns;如果在内存但不在cache,需要60ns将其装入缓存,然后才能访问;如果不在内存而在辅存,需要12ms将其读入内存,然后,用60ns再读入cache,然后才能访问。假设cache命中率为0.9,内存命中率为0.6,则数据平均访问时间是多少(ns)?

单选题采用指令Cache与数据Cache分离的主要目的是(  )。A减低Cache的缺失损失B提高Cache的命中率C减低CPU平均访问时间D减少指令流水线资源冲突

判断题Cache的命中率是指命中Cache的次数与访问Cache的次数之比。A对B错