下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

下面是主存储器和CAChe的比较,正确的有()

  • A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留
  • B、CPU访问主存储器的速度快于访问CAChe的速度
  • C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CAChe
  • D、CAChe容量一般都小于主存储器

相关考题:

●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。(43) A.Cache存放的只是主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快D.位于主板上的L2 Cache要比与CPU做在一基片上的L2 Cache速度快

● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。 A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部特征D.Cache中通常保存着主存储器中部分内容的一份副本

● 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是 (7) 。(7)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

●下面关于主存储器的叙述中,不正确的是 (34) 。(34) A.当前正在执行的指令与数据一定要存放在主存储器内,否则处理器不能进行处理B.字节是主存储器中信息的基本编址单位C.存储器的读、写操作是一次读出或写入一个字节D.从程序设计的角度来看,cache(高速缓存)就是主存储器

下面关于主存储器(也称为内存)的叙述中,不正确的是()。 A、当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理B、存储器的读、写操作,一次仅读出或写入一个字节C、字节是主存储器中信息的基本编址单位D、从程序设计的角度来看,cache(高速缓存)也是主存储器

下面关于CPU与 Cache 之间关系的叙述中,正确的是A.Cache中存放的是主存储器中一部分信息的映像B.用户可以直接访问CacheC.片内Cache要比二级Cache的容量大得多D.二级Cache要比片内Cache的速度快得多

()把主存储器和Cache按同样大小划分成块,再将主存储器和Cache按同样大小划分成组,每一组由相同的块数组成,然后将主存储器按Cache大小分成区,主存储器每个区的组数与Cache的组数相同。 A.全相联映象B.直接映象C.组相联映象D.以上都不是

高档486PC 机,主板(母板)上一般带有高速缓冲存储器,简称CACHE,这个CACHE是( )。A.硬盘与主存储器之间的缓存B.软盘与主存储器之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存储器之间的缓存

下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。A.cache中存放的只是主存储器中部分内容的映像B.cache的工作方式可以根据需要由软件进行设置C.cache与主存储器是两个各自独立的存储部件,可以选择使用其中的一个D.cache通常是由DRAM制作的

下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。A.Cache中存放的主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快D.Cache存储器的功能不全由硬件实现

CPU能直接访问的存储器有( )。 A. cache和主存储器B. 磁盘C. 光盘D. U盘

Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存

主存储器和CPU之间增加Cache的目的是()。A、解决CPU和主存之间的速度匹配问题B、扩大主存储器容量C、扩大CPU中通用寄存器的数量D、既扩大主存储器容量,又扩大CPU中通用寄存器的数量

计算机系统中的四级存储器,其存取速度从高到低的顺序是()A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存

以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本

计算机系统中的存储器系统是指()。A、RAM存储器B、ROM存储器C、主存储器D、cache、主存储器和外存储器

为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?

下面是关于CPU与Cache之间关系的描述,其中正确的一条描述是()A、Cache中存放的是主存储器中一部分信息的映像B、用户可以直接访问CacheC、片内Cache要比二级Cache的容量大得多D、二级Cache要比片内Cache的速度快得多

下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据

虚拟存储是由()构成。A、Cache和主存储器B、Cache外存储器C、主存储器和外存储器D、内存

多选题下面是对高速缓冲存储器(CAChe)的描述,正确的有()ACAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D高速缓存中存放的是正在运行的一小段程序和数据

问答题为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?

多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

单选题Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A主存储器,Cache,寄存器,辅存B快存,主存储器,寄存器,辅存C寄存器,Cache,主存储器,辅存D寄存器,主存储器,Cache,辅存

单选题计算机系统中的四级存储器,其存取速度从高到低的顺序是()A主存储器,Cache,寄存器,辅存B快存,主存储器,寄存器,辅存C寄存器,Cache,主存储器,辅存D寄存器,主存储器,Cache,辅存

单选题下面是关于CPU与Cache之间关系的描述,其中正确的一条描述是()ACache中存放的是主存储器中一部分信息的映像B用户可以直接访问CacheC片内Cache要比二级Cache的容量大得多D二级Cache要比片内Cache的速度快得多