CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()A、Cache、DRAM和硬盘B、DRAM、Cache和硬盘C、硬盘、DRAM和CacheD、DRAM、硬盘和Cache
CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()
- A、Cache、DRAM和硬盘
- B、DRAM、Cache和硬盘
- C、硬盘、DRAM和Cache
- D、DRAM、硬盘和Cache
相关考题:
现有存储器SRAM、DRAM、Cache以及寄存器、磁盘、磁带和光盘,存储容量由大到小,存取速度由快到慢的顺序为()。 A.寄存器,Cache,SRAM,DRAM,磁盘,光盘,磁带B.Cache,寄存器,SRAM,DRAM,磁盘,光盘,磁带C.寄存器,Cache,DRAM,SRAM,磁盘,光盘,磁带D.寄存器,Cache,SRAM,DRAM,磁带,磁盘,光盘
下面关于SRAM、DRAM存储器芯片的叙述中,正确的是:A.SRAM和DRAM都是RAM芯片,掉电后所存放的内容会丢失B.SRAM的集成度比DRAM高C.DRAM的存取速度比SRAM快D.CPU中的Cache既可用SRAM构成也可用DRAM构成
PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是A.从L1Cache开始,然后依次为L2Cache、DRAM和外设B.从L2Cache开始,然后依次为L1Cache、DRAM和外设C.从外设开始,然后依次为DRAM、L2Cache和L1CacheD.从外设开始,然后依次为DRAM、L1Cache和L2Cache
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是______。A.从外设开始,然后依次为DRAM、L1Cach和L2CacheB.从外设开始,然后依次为DRAM、L2Cache和L1CacheC.从L2Cache开始,,然后依次为L1Cache、DRAM和外设D.从L1Cache开始,然后依次为L2Cache、DRAM和外设
下面关于SRAM、DRAM存储器;芯片的叙述中,正确的是A.SRAM和DRAM都是RAM芯片,掉电后所存放的内容会丢失B.SRAM的集成度比DRAM高C.DRAM的存取速度比SRAM快D.CLIP中的Cache既可用SRAM构成也可用DRAM构成
PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )A.L1 cache、12 cache、DRAM和外设B.L2 cache、L1 cache、DRAM和外设C.DRAM、外设、L2cache和L1 cacheD.外设、DRAM、L1 cache和L2 cache
以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器
在下列有关PC机硬盘存储器的叙述中,错误的是()A、硬盘上的数据块要用柱面号、扇区号和磁头号这三个参数来定位B、目前硬盘一般都含有DRAM芯片构成的高速缓存(CachE.C、目前硬盘与主机的接口大多为串行ATA接口D、硬盘容量的增加主要是靠碟片数增加,目前硬盘一般有数十个碟片组成
单选题CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()ACache、DRAM和硬盘BDRAM、Cache和硬盘C硬盘、DRAM和CacheDDRAM、硬盘和Cache