1.用双四选1数据选择器74LS153和反相器74LS04实现1位全加器; 2.用3线-8线译码器74LS138和与非门74LS20实现1位全加器。

1.用双四选1数据选择器74LS153和反相器74LS04实现1位全加器; 2.用3线-8线译码器74LS138和与非门74LS20实现1位全加器。


参考答案和解析
F(A,B,C,D)= ,因此可令CD为四选一数据选择器的地址输入,刚好可以利用一片四选一数据选择器和一个异或门实现电路,如图3.2.32所示。

相关考题:

74138集成芯片是一个:() A、数据选择器B、3/8线的二进制译码器C、4/10线的译码器

利用2个74LS138和1个非门,可以扩展得到1个()线译码器。 A、4-16B、3-8C、2-4D、无法确定

74LS153为双4选1数据选择器。()

用数据选择器可实现任何组合逻辑函数(降维K图的应用);用二进制译码器方便实现多组合逻辑函数。() 此题为判断题(对,错)。

用()个半加器和最少的门电路可以实现全加器的逻辑功能。 A、1B、2C、3D、4

时序逻辑电路的一般结构由组合电路与()组成。 A、全加器B、存储电路C、译码器D、选择器

试用3线-8线译码器74LS138和门电路实现一位二进制全减器(输入为被减数、减数与来自低位的借位;输出为差和向高位的借位)。要求用按键输入减数、被减数和进位,发光二极管显示减法结果。

试用4线-16线译码器74154、16选1数据选择器74150以及非门7404设计一个用6根线传输16 线信号的电路(需要查阅74154和74150数据手册,了答案这两个芯片的功能)。

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为( ).A. 8421BCD码检测及四舍五入B.全减器C.全加器 D.比较器

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为(  )。 A. 8421码检测及四舍五入 B. 全减器 C. 全加器 D. 比较器

A.全加器B.半加器C.译码器

译码器、计数器、全加器和寄存器都是组合逻辑电路。

用一个十六选一的数据选择器可以实现任何一个输入为四变量的组合逻辑函数。

利用定时器555可以设计实现()。A、全加器B、多谐振荡器C、寄存器D、译码器

用与非门实现逻辑函数Z=A+B,在不用反相器的条件下,至少应该用()与非门。A、1个B、2个C、3个D、4个

以下属于组合逻辑电路的有()。A、寄存器B、全加器C、译码器D、数据选择器E、数字比较器

数据选择器和译码器各自功能及在实现组合逻辑函数设计的区别?

关于数据选择器,()的说法是正确的。A、数据选择器的逻辑功能和数据分配器正好相反B、数据选择器的逻辑功能和译码器正好相反C、数据选择器16选1需要4位选择码D、数据选择器8选1需要3位选择码E、数据选择器8选1需要4位选择码

用3线-8译码器74LS138和辅助门电路实现逻辑函数F=A2+A2’A1’,应()。A、用与非门,F=(Y0’Y1’Y4’Y5’Y6’Y7’)’B、用与门,F=Y2’Y3’C、用或门,F=Y2’+Y3’D、用或门,F=Y0’+Y1’+Y4’+Y5’+Y6’+Y7’

74LS138是()。A、集成3线-8线译码器B、集成3线-8线数据选择器C、集成8线-3线译码器D、集成3线-8线数据分配器

以下属于组合逻辑电路的有().A、寄存器B、全加器C、译码器D、数据选择器E、数字比较器F、ROM

译码器、计数器、全加器和寄存器都是逻辑组合电路。

关于数据选择器,()的说法是正确的。A、8选1数据选择器只有8个 入B、数据选择器8选1需要3位选择码C、数据选择器16选1需要4位选择码D、数据选择器的逻辑功能和译码器正好相反E、数据选择器的逻辑功能和数据分配器正好相反

使用数据选择器实现单输出函数方便,使用()和附加逻辑门实现多数出函数方便。A、编码器B、译码器C、数值比较器D、全加器

用一块16选1的数据选择器可以实现任何一个输入为()变量的组合逻辑函数。

单选题利用2个74LS138和1个非门,可以扩展得到1个()线译码器。A2-4B3-8C4-16D无法确定

单选题用与非门实现逻辑函数Z=A+B,在不用反相器的条件下,至少应该用()与非门。A1个B2个C3个D4个

多选题74LS138是()。A集成3线-8线译码器B集成3线-8线数据选择器C集成8线-3线译码器D集成3线-8线数据分配器