74LS138是()。A、集成3线-8线译码器B、集成3线-8线数据选择器C、集成8线-3线译码器D、集成3线-8线数据分配器

74LS138是()。

  • A、集成3线-8线译码器
  • B、集成3线-8线数据选择器
  • C、集成8线-3线译码器
  • D、集成3线-8线数据分配器

相关考题:

利用2个74LS138和1个非门,可以扩展得到1个()线译码器。 A、4-16B、3-8C、2-4D、无法确定

TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。 A、00100000B、11011111C、11110111D、00000100

已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是()。A、11111101B、10111111C、11110111D、11111111

集成译码器74LS138的3个使能端,只要有一个不满足要求,其八个输出为()。A、高电平B、低电平C、高阻D、低阻

利用74LS138给接口编址时,其输出端最多可直接接()个接口芯片。A、2B、4C、6D、8

以下常用于地址译码电路的芯片型号是()A、74LS245B、74LS160C、74LS138

1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。A、0、0B、0、1C、1、0D、1、1

当集成译码器74LS138的3个使能端都满足要求时,其输出端为()有效。A、高电平B、低电平C、高阻D、低阻

设计一个64K×8存储器系统,采用74LS138和EPROM2764器件,使其寻址存储器的地址范围为40000H~4FFFFH。

当要求74LS138的Y3有效,这时A、B、C的3输入端分别为()A、A=1,B=1,C=1B、A=1,B=0,C=1C、A=1,B=1,C=0D、A=0,B=1,C=1

在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。

74LS138是3-8译码器。

3-8译码器74LS138是最常用的译码电路之一,它的3个输入控制端是G1、G2A、G2B,只有当G1=1,G2A=G2B=0时,才允许对输入端A、B、C进行译码。

芯片74LS373、74LS164、74LS138、8255、27512、62128的基本功能以及通常使用在MCS-51系统中的作用。

74LS138是具有3位输入、多位输出的译码器芯片,其输出作为片选信号时,最多可以选中()个芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选8片芯片。()

74LS138有()个译码输入端和()个译码输出端。A、1,3B、3,8C、8,3D、无法确定

3—8译码器74LS138在全译码寻址方式中,译码器的输出端通常与单片机接口芯片的()端连接。

74LS138是具有3个输入的译码器芯片,用其输出作片选信号,最多可在()块芯片中选中其中任一块。

74LS138及相应门电路可实现加法器的功能。

单选题利用2个74LS138和1个非门,可以扩展得到1个()线译码器。A2-4B3-8C4-16D无法确定

填空题74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

判断题3-8译码器74LS138是最常用的译码电路之一,它的3个输入控制端是G1、G2A、G2B,只有当G1=1,G2A=G2B=0时,才允许对输入端A、B、C进行译码。A对B错

单选题74LS138有()个译码输入端和()个译码输出端。A1,3B3,8C8,3D无法确定

判断题74LS138是3-8译码器。A对B错

判断题74LS138集成芯片可以实现任意变量的逻辑函数。A对B错