3线-8线译码器74LS138正常工作时,若A2A1A0=101,则输出为A.Y2′为0,其余输出均为1B.Y2′为1,其余输出均为0C.Y5′为1,其余输出均为0D.Y5′为0,其余输出均为1

3线-8线译码器74LS138正常工作时,若A2A1A0=101,则输出为

A.Y2′为0,其余输出均为1

B.Y2′为1,其余输出均为0

C.Y5′为1,其余输出均为0

D.Y5′为0,其余输出均为1


参考答案和解析
B

相关考题:

利用2个74LS138和1个非门,可以扩展得到1个()线译码器。 A、4-16B、3-8C、2-4D、无法确定

3线—8线译码器的输入信号是()。

TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。 A、00100000B、11011111C、11110111D、00000100

对8421BCD码进行译码应选用()A、3线——8线译码器B、4线——10线译码器C、2线——4线译码器D、4线——16线译码器

试用3线-8线译码器74LS138和门电路实现一位二进制全减器(输入为被减数、减数与来自低位的借位;输出为差和向高位的借位)。要求用按键输入减数、被减数和进位,发光二极管显示减法结果。

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为( ).A. 8421BCD码检测及四舍五入B.全减器C.全加器 D.比较器

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为(  )。 A. 8421码检测及四舍五入 B. 全减器 C. 全加器 D. 比较器

1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为(  )。A. 0、0 B. 0、1 C. 1、0 D. 1、1

已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是()。A、11111101B、10111111C、11110111D、11111111

8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出值是()A、111B、10C、0D、101

存储器与CPU进行连接时,如果使用了译码器,则译码器的输出应接到存储器的:()A、数据线B、地址线C、写选通D、片选

1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。A、0、0B、0、1C、1、0D、1、1

当集成译码器74LS138的3个使能端都满足要求时,其输出端为()有效。A、高电平B、低电平C、高阻D、低阻

译码器的输入地址线为4根,那么输出线为()根A、8B、12C、16D、20

74LS138是3-8译码器。

4线-10线译码器是指输入端头数为4,输出端头数为10。

74LS138是具有3位输入、多位输出的译码器芯片,其输出作为片选信号时,最多可以选中()个芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选8片芯片。()

74LS138是()。A、集成3线-8线译码器B、集成3线-8线数据选择器C、集成8线-3线译码器D、集成3线-8线数据分配器

3—8译码器74LS138在全译码寻址方式中,译码器的输出端通常与单片机接口芯片的()端连接。

单选题利用2个74LS138和1个非门,可以扩展得到1个()线译码器。A2-4B3-8C4-16D无法确定

填空题74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

判断题74LS138是3-8译码器。A对B错

单选题3线-8线译码器,有()个地址输入端、()个输出端。A3、8B8、3C6、8D3、11

单选题1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。A0、0B0、1C1、0D1、1

判断题3线—8线译码器电路是三—八进制译码器。A对B错

多选题74LS138是()。A集成3线-8线译码器B集成3线-8线数据选择器C集成8线-3线译码器D集成3线-8线数据分配器