由JK触发器组成的应用电器如图所示,设触发器的初值都为Q,经分析可知是一个:A.同步二进制加法计算器B.同步四进制加法计算器C.同步三进制加法计算D.同步三进制减法计算器

由JK触发器组成的应用电器如图所示,设触发器的初值都为Q,经分析可知是一个:

A.同步二进制加法计算器
B.同步四进制加法计算器
C.同步三进制加法计算
D.同步三进制减法计算器


参考解析

解析:

相关考题:

74LS163是集成4位二进制(十六进制)同步加法计算器()

在Windows中,对附件中计算器的描述错误的是______。 A.可以计算二进制的加法运算B.可以保存数据结果,再次打开计算器程序后仍然可以调出使用C.可以计算弧度D.可以进行二进制和八进制的转换

在定点二进制运算中,减法运算一般通过_______来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器

在定点二进制运算中,减法运算一般通过(21)来实现。A.补码运算的二进制减法器B.原码运算的二进制减法器C.原码运算的二进制加法器D.补码运算的二进制加法器

试用上升沿JK触发器构成同步3位二进制加法计数器,要求画出逻辑电路图。

图题6-25所示为具有同步清除功能的同步四位二进制加法计数器74LS163组成的计数器电路,试说明该计数电路是多少进制。

图题6-27所示为具有同步预置功能的同步四位二进制加法计数器74LS161组成的计数电路,试说明该计数电路是多少进制。

在定点二进制运算中,减法运算一般通过( )来实现。A.补码运算的二进制减法器B.原码运算的二进制减法器C.原码运算的二进制加法器D.补码运算的二进制加法器

由四位二进制同步计算器74161构成的逻辑电路如图所示,该电路的逻辑功能为( )。A.同步256进制计数器C.同步217进制计数器B.同步243进制计数器D.同步196进制计数器

A.同步二进制加法计数器B.同步二进制减法计数器C.异步二进制减法计数器D.异步二进制加法计数器

按各触发器的状态转换与CP的关系分类,计数器可为什么类型的计数器?( )A.加法、减法及加减可逆B.同步和异步C.二、十和M进制

图所示逻辑电路,设触发器的初始状态均为0,当时,该电路实现的逻辑功能是(  )。A.同步十进制加法计数器B.同步八进制加法计数器C.同步六进制加法计数器D.同步三进制加法计数器

图示电路中,计数器74163构成电路的逻辑功能为(  )。 A. 同步84进制加法计数 B. 同步73进制加法计数 C. 同步72进制加法计数 D. 同步32进制加法计数

图所示逻辑电路,设触发器的初始状态均为“0”。当RD=1时,该电路的逻辑功能为(  )。A.同步八进制加法计数器B.同步八进制减法计数器C.同步六进制加法计数器D.同步六进制减法计数器

如图所示异步时序电路,该电路的逻辑功能为(  )。 A. 八进制加法计数器 B. 八进制减法计数器 C. 五进制加法计数器 D. 五进制减法计数器

图示时序逻辑电路是一个(  )。附:触发器的逻辑状态表为:A、左移寄存器B、右移寄存器C、异步三位二进制加法计数器D、同步六进制计数器

由JK触发器组成的应用电器如图所示,设触发器的初值都为0,经分析可知是一个:A.同步二进制加法计算器B.同步四进制加法计算器C.同步三进制加法计算器D.同步三进制减法计算器

A.异步二进制计数器B.同步三进制计数器C.异步四进制计数器D.同步五进制计数器

A.同步二进制加法计数器B.同步四进制加法计数器C.同步三进制计数器D.同步三进制减法计数器

集成计数器74LS192是()计数器。A、异步十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆

集成二--十进制计数器74LS90是()计数器。A、异步二--五--十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆

在计算机内,减法一般用()来实现。A、二进制减法器B、十进制减法器C、二进制补码加法器D、十进制加法器

根据组成计数器的各触发器状态翻转的时间与CP的关系分类,计数器可分()计数器。A、加法、减法及加减可逆B、同步和异步C、二、十和N进制D、摩尔型和米里型

Windows的计算器可实现二进制整数的加法运算。

判断题Windows的计算器可实现二进制整数的加法运算。A对B错

单选题在计算机内,减法一般用()来实现。A二进制减法器B十进制减法器C二进制补码加法器D十进制加法器

单选题A 左移寄存器B 右移寄存器C 异步三位二进制加法计数器D 同步六进制计数器