ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有()个字。A、10B、102C、210D、104

ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有()个字。

  • A、10
  • B、102
  • C、210
  • D、104

相关考题:

在单译码结构中,地址输入线n=4,经地址译码器译码,可译出( )个状态。A.4B.12C.16D.20

译码器哪个输出信号有效取决于译码器的地址输入信号。()

RM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有()个字。 A、210B、104C、10D、102

在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线

在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.其中的高8位地址线B.其中的高4位地址线,C.其中的高6位地址线D.以上都不对

某PC机有24条存储器地址线。设该系统的一个I/O芯片的有效口地址为0320H~032FH,则产生此FO芯片片选信号的译码器的输入地址线至少需要( )条。A.16条B.10条C.4条D.6条

RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是(  )位。A.88B.880C.211×8D.28×11

有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A.A5~A9B.A4~A9C.A2~A9D.A0~A9

地址译码器的作用是根据输入的地址代码确定对应的一组存储单元的位置

有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A、A5~A9B、A4~A9C、A2~A9D、A0~A9

存储器与CPU进行连接时,如果使用了译码器,则译码器的输出应接到存储器的:()A、数据线B、地址线C、写选通D、片选

74L373是()A、程序存储器;B、地址锁存器;C、地址译码器;D、数据存储器。

动态存储器的刷新是按()(填行或列)进行;若存储单体的容量为64K,采用双译码且地址线平均送到两个译码器中,则刷新地址计数器的模为()。

RAM芯片中除存储体和控制电路外还含有()。A、地址寄存器B、地址译码器C、数据寄存器D、程序计数器

下列关于ROM的特点,描述正确的是()。A、地址译码器是完全译码器,它提供了输入的全部最小项B、地址和字是一一对应的C、信息表是原封不动地装入存储阵列中D、主要由地址译码器和存储单元体组成

固定只读存储器(ROM)主要由()、存储矩阵和输入电路部分组成。A、地址译码器B、解码器C、J.k解发器D、D触发器

地址译码器的输入端应接到()。A、控制总线B、数据总线C、地址总线D、外部总线

计算机中主存储器主要由存储体、控制线路、地址寄存器、数据寄存器和()组成。A、地址译码电路B、地址和数据总线C、微操作形成部件D、指令译码器

ROM的每个与项(地址译码器的输出)都一定是最小项。

若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线加位线)共有()条。A、8B、16C、32D、256

ROM由地址译码器,(),()三部分功能电路组成。

若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线+位线)共有()条。A、8B、16C、32D、256

只读存储器ROM的电路结构不包含以下哪个部分()。A、存储矩阵B、地址译码器C、输出缓冲器D、光驱

单选题固定只读存储器(ROM)主要由()、存储矩阵和输入电路部分组成。A地址译码器B解码器CJ.k解发器DD触发器

多选题下列关于ROM的特点,描述正确的是()。A地址译码器是完全译码器,它提供了输入的全部最小项B地址和字是一一对应的C信息表是原封不动地装入存储阵列中D主要由地址译码器和存储单元体组成

多选题RAM芯片中除存储体和控制电路外还含有()。A地址寄存器B地址译码器C数据寄存器D程序计数器

填空题动态存储器的刷新是按()(填行或列)进行;若存储单体的容量为64K,采用双译码且地址线平均送到两个译码器中,则刷新地址计数器的模为()。