判断题利用一个74LS90可以构成一个十二进制的计数器。A对B错

判断题
利用一个74LS90可以构成一个十二进制的计数器。
A

B


参考解析

解析: 暂无解析

相关考题:

一个6进制的计数器,是一个()分频器。 A、2B、6C、36

把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。()

构成一个7进制计数器需要3个触发器。()

把一个五进制计数器与一个四进制计数器串联可得到()进制A、4B、5C、9D、20

下列有关74LS160的叙述,不正确的是()。 A、是一个模十的计数器B、有一个同步清零端C、利用清零端可以构成强置位计数器D、利用置位端可以构成预置位计数器

十二进制加法计数器需要_________个触发器构成。 A.8;B.16;C.4;D.3

构成一个7进制计数器需要三个触发器。() 此题为判断题(对,错)。

3位二进制计数器可以构成模值为9的计数器。() 此题为判断题(对,错)。

图(a)所示时序逻辑电路的工作波形如图(b)所示,由此可知,图(a)电路是一个(  )。A.右移寄存器B.三进制计数器C.四进制计数器D.五进制计数器

采用中规模加法计数器74LS161构成的电路如图所示,该电路构成几进制加法计数器(  )。 A. 九进制 B. 十进制 C. 十二进制 D. 十三进制

采用中规模加法计数器74LS161构成的计数器电路如图所示,该电路的进制为(  )。 A. 十一进制 B. 十二进制 C. 八进制 D. 七进制

图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。 A. 九进制加法计数器,七进制加法计数器 B. 六进制加法计数器,十进制加法计数器 C. 九进制加法计数器,六进制加法计数器 D. 八进制加法计数器,七进制加法计数器

图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。 A. 十进制加计数器 B. 四进制加计数器 C. 八进制加计数器 D. 十六进制加计数器

若将一个频率为10kHz的矩形波,变换成一个lkHz的矩形波,应采用()电路。A、二进制计数器B、译码器C、十进制计数器

目前广泛使用由一个四位二进制计数器组成一位十进制计数器,十进制数只能用“8421”码来编排。

把一个三进制计数器和一个四进制计数器串联起来可构成()。A、七进制计数器B、12进制计数器C、14进制计数器D、24进制计数器

集成二--十进制计数器74LS90是()计数器。A、异步二--五--十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆

集成计数器40192是一个可预置数二-十进制可逆计数器。

一个()触发器就是一个一位的二进制计数器。

把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。A、4B、5C、9D、20

计数器可用触发器构成,()JK触发器可以构成一个十进制计数器。A、2个B、4个C、5个D、10个

一片集成二一十进制计数器74LS90可构成()进制计数器。A、2至10间的任意B、5C、10D、2

单选题把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。A4B5C9D20

填空题74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。

填空题构成一个六进制计数器最少要采用()位触发器,这时构成的电路有6个有效状态,2个无效状态。

判断题利用一个74LS90可以构成一个十二进制的计数器。A对B错

单选题二进制计数器的计数长度为16,利用置数功能,可构成长度为()的其他进制计数器。A小于16B大于16C等于16D任意

单选题利用中规模集成计数器构成任意进制计数器的方法是()A复位法B预置数法C级联复位法