单选题某机器的主存储器共32KB,由16片16K×1位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。A128B256C1024D16384

单选题
某机器的主存储器共32KB,由16片16K×1位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。
A

128

B

256

C

1024

D

16384


参考解析

解析: 暂无解析

相关考题:

巳知DRAM2118芯片容量为16K×1位,若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为().() A、2和8B、1和16C、4和16D、4和8

有一个16K×16位的存储器,由1K×4位的DRAM芯片构成(芯片是64×64结构)。问:(1)共需要多少RAM芯片?(2)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少(3)如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期?死时间率是多少?

某半导体存储器容量8K×8位,可选用的RAM芯片容量为2K×4位,回答以下问题。(1)该存储系统要采用什么形式的扩展方式?(2)总共需要多少个RAM芯片?(3)如果有一个16K×16位的存储器,用1K×4位的DRAM芯片构成,那么总共需要多少DRAM芯片?

构成4M×8bit的存储器,若采用128K×16bit的芯片,需(274)片:若采用512K×1bit的芯片,需(275)片。A.8B.16C.32D.64

构成128MBx8bit的存储器,若采用16MBx8bit的芯片,需(6)片;若采用32MBx 1bit的芯片,需(7)片。A.8B.16C.32D.64

某计算机内存按字节编址,内存地址区域从44000H到6BFFFH,共有(1)K,若采用16K×4bit的SRAM芯片,构成该内存区域共需(2)片。A.128B.160C.180D.220

地址编号从80000H到BFFFFH且按字节编址的内存容量为(请作答此空)KB,若用16K×4bit的存储器芯片构成该内存,共需( )片。A.128B.256C.512D.1024

若由1K×1位的RAM芯片组成一个容量为8K字(16位)的存储器时,需要该芯片数为()。A.128片B.256片C.64片D.32片

设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储器,则该机主存最多需要()片这样的存储芯片。A.256B.512C.64D.128

采用4K×4位的SRAM存储芯片扩展成32KB的存储模块,需要这种规格的存储芯片()片。

某微机系统的存储器容量为256K字节,若采用单片容量为16K*1位的SRAM芯片,则组成该存储系统共需()个该类芯片。A、16B、128C、64D、8

有一个1024K×32位的存储器,由128K×8位的DRAM构成。问:(1)总共需要多少DRAM芯片?(2)采用异步刷新,如果单元刷新间隔不超过8ms,则刷新信号周期是多少?

某机器的主存储器共32KB,由16片16K×1位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。A、128B、256C、1024D、16384

若由1K×1位的RAM芯片组成一个容量为8K字(16位)的存储器时,需要该芯片数为()。A、256片B、128片C、64片D、32片

某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

有一个64K×16位的存储器,由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns,试问: 1)需要多少片DRAM芯片? 2)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? 3)如果采用集中刷新方式,存储器刷新一遍最少用多少时间?

一个DRAM芯片的超单元被组织成一个4行4列的阵列,每个超单元都由8个DRAM单元组成,那么这个DRAM总共存储了()位信息A、16B、32C、64D、128

已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。

用1M×4的DRAM芯片通过()扩展可以获得4M×8的存储器。A、位B、字C、复合D、位或字

单选题某容量为256M的存储器,由若干4M*8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是:()A19B22C30D36

问答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

问答题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。

单选题一个DRAM芯片的超单元被组织成一个4行4列的阵列,每个超单元都由8个DRAM单元组成,那么这个DRAM总共存储了()位信息A16B32C64D128

问答题有一个1024K×32位的存储器,由128K×8位的DRAM构成。问:(1)总共需要多少DRAM芯片?(2)采用异步刷新,如果单元刷新间隔不超过8ms,则刷新信号周期是多少?

填空题采用4K×4位的SRAM存储芯片扩展成32KB的存储模块,需要这种规格的存储芯片()片。

单选题用1M×4的DRAM芯片通过()扩展可以获得4M×8的存储器。A位B字C复合D位或字

问答题有一个64K×16位的存储器,由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns,试问: 1)需要多少片DRAM芯片? 2)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? 3)如果采用集中刷新方式,存储器刷新一遍最少用多少时间?