某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。


相关考题:

● 若不考虑 I/O设备本身的性能,则影响计算机系统 I/O数据传输速度的主要因素是 (19) 。(19)A. 地址总线宽度B. 数据总线宽度C. 主存储器的容量D. CPU 的字长

微型计算机系统采用总线结构对CPU、存储器和外部设备进行连接。总线通常有()。 A、逻辑总线、传输总线和通信总线B、地址总线、运算总线和逻辑总线C、数据总线、信号总线和传输总线D、数据总线、地址总线和控制总线

CPU的主要技术指标有()。 A、位、字节和字长B、时钟频率C、工作电压D、地址总线宽度、数据总线宽度

计算机系统总线中,决定了CPU的字长。() A、地址总线B、数据总线C、通信总线D、控制总线

微机硬件系统中地址总线的宽度(位数)对___影响最大。 A、存储器的访问速度B、CPU可直接访问的存储器空间大小C、存储器的字长D、存储器的稳定性

计算机的总线包含了地址总线,数据总线和控制总线。某计算机CPU有16条地址总线,则该计算机最大的寻址空间为(2)字节,若该CPU寻址外部的数据存储器时,第16条地址线始终为高电平,则此数据存储器的地址空间为(3)字节。A.32kB.48kC.64kD.128k

若不考虑I/0设备本身的性能,则影响计算机系统I/O数据传输速度的主要因素是______。A.地址总线宽度B.数据总线宽度C.主存储器的容量D.CPU的字长

指令寄存器的位数取决于(2)。A.存储器的容量B.指令字长C.数据总线的宽度SXB 指令寄存器的位数取决于(2)。A.存储器的容量B.指令字长C.数据总线的宽度D.地址总线的宽度

指令寄存器的位数取决于()A.存储器的容量B.指令字长C.数据总线的宽度D.地址总线的宽度

系统总线是CPU与存储器、外部设备间的公用总线,不包括______。A.数据总线B.控制总线C.通信总线D.地址总线

微型机的公共外部总线是:地址总线、控制总线和()。A、存取总线B、专用总线C、数据总线D、CPU总线

关于pentiaum cpu 的正确说法是()A、外部数据总线32位,地址总线32位B、外部数据总线64为,地址总线32为C、外部数据总线64为,地址总线64D、外部数据总线32  地址总线64

若不考虑I/O设备本身的性能.则影响计算机系统I/O数据传输速度的主要因素是()。A、地址总线宽度B、数据总线宽度C、主存储器的容量D、CPU的字长

指令寄存器的位数取决于()A、存储器的容量B、指令字长C、数据总线的宽度D、地址总线的宽度

总线按层次可以分为()。A、CPU总线、存储总线、地址总线、控制总线B、CPU总线、存储总线、地址总线、外部总线C、CPU总线、存储总线、地址总线、数据总线D、CPU总线、存储总线、系统总线、外部总线

某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机可以配备的最大主存容量为()。

所谓微机的字长是指()。A、CPU内部数据总线的位数。B、CPU外部数据总线的位数。C、CPU地址总线的位数。D、CPU中运算器一次能处理二进制数的最大位数。

CPU在执行IN AL,DX指令时,DX的内容输出到()A、地址总线B、数据总线C、存储器D、寄存器

内存储器存储单元的数目多少取决于()。A、字长B、地址总线的宽度C、数据总线的宽度D、字节数

微型计算机系统采用总线结构实现CPU、存储器和外部设备的连接,这些总线分为以下3类()。A、逻辑总线、传输总线和通信总线B、地址总线、运算总线和逻辑总线C、数据总线、信号总线和传输总线D、数据总线、地址总线和控制总线

大多数微型机的总线由()组成的。A、地址总线、数据总线、控制总线B、IO总线、计算总线、扩展总线C、CPU总线、存储器总线、I/O总线D、CPU总线、显示总线、打印机总线

CPU、存储器、输入/输出接口之间利用地址总线、数据总线和()连接

问答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

单选题微型计算机采用总线结构连接CPU、内存储器和外部设备,总线由三部分组成,它包括()A数据总线、传输总线和通信总线B地址总线、逻辑总线和信号总线C控制总线、地址总线和运算总线D数据总线、地址总线和控制总线

问答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机可以配备的最大主存容量为()。

单选题指令寄存器的位数取决于()A存储器的容量B指令字长C数据总线的宽度D地址总线的宽度

单选题内存储器存储单元的数目多少取决于()。A字长B地址总线的宽度C数据总线的宽度D字节数