设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储器,则该机主存最多需要()片这样的存储芯片。A.256B.512C.64D.128

设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储器,则该机主存最多需要()片这样的存储芯片。

A.256
B.512
C.64
D.128

参考解析

解析:

相关考题:

● 若不考虑 I/O设备本身的性能,则影响计算机系统 I/O数据传输速度的主要因素是 (19) 。(19)A. 地址总线宽度B. 数据总线宽度C. 主存储器的容量D. CPU 的字长

●总线宽度分为地址总线宽度和数据总线宽度,其中,地址总线宽度决定了CPU能够使用多大容量的 (5) 若计算机的地址总线的宽度为32位,则最多允许直接访问 (6) 的物理空间。(5)A.CacheB.主存储器C.U盘D.磁盘(6)A. 4MBB.400MBC.4GBD.400GB

若不考虑I/0设备本身的性能,则影响计算机系统I/O数据传输速度的主要因素是______。A.地址总线宽度B.数据总线宽度C.主存储器的容量D.CPU的字长

在计算机系统中总线宽度分为地址总线宽度和数据总线宽度。若计算机中地址总线的宽度为32位,则最多允许直接访问主存储器( )的物理空间。A.40MB B.4GB C.40GB D.400GB

●总线宽度分为地址总线宽度和数据总线宽度。其中,地址总线宽度决定了CPU能够使用多大容量的 (8) ;若计算机的地址总线宽度为32位,则最多允许直接访问(9)的物理空间。(8)A. CacheB.主存储器C.U盘D.磁盘(9)A.4MBB.400MBC.4GBD.400GB

在计算机系统中总线宽度分为地址总线宽度和数据总线宽度。若计算机中地址总线的宽度为32位,则最多允许直接访问主存储器(10)的物理空间。A.40MBB.4GBC.40GBD.400GB

总线宽度分为地址总线宽度和数据总线宽度。其中,地址总线宽度决定了CPU能够使用多大容量的(请作答此空);若计算机的地址总线的宽度为32位,则最多允许直接访问______的物理空间。A.CachE.B.主存储器C.U盘D.磁盘

在计算机系统中总线宽度分为地址总线宽度和数据总线宽度。若计算机中地址总线的宽度为32位,则最多允许直接访问主存储器_______物理空间。 A.40MBB.4GBC.40GBD.400GB

地址总线为A15(高位)~A0(低位),若用1K×4的存储芯片组成4K字节存储器,并且以地址总线的高位做片选,则加在各存储芯片上的地址线是()。A.A15~A0B.A11~A0C.A9~A0D.A8~A0

现有如下存储芯片:2K×1的ROM、4K×1的RAM、8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM ,CPU的地址总线16位。各种存储芯片分别用多少片?

4M×1位DRAM存储芯片需要地址总线为()条,由此种芯片构成8M×8位高集成度的内存条,所需该存储芯片的片数为()片。

在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是()存储器,它是由()类型的芯片构成,而主存储器则是由()类型的芯片构成。

若不考虑I/O设备本身的性能.则影响计算机系统I/O数据传输速度的主要因素是()。A、地址总线宽度B、数据总线宽度C、主存储器的容量D、CPU的字长

数据通过在总线缓冲器上的()缓冲A、EPROM芯片B、缓冲存储芯片C、CPU芯片D、PLC芯片

某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机可以配备的最大主存容量为()。

用1024×1位的RAM 芯片组成16K×8位的存储器,需要多少芯片?在地址线中有多少 位参与片内寻址?多少位组合成片选择信号?(设地址总线为16位)

设某系统有20条地址线,现欲以4K×1b的RAM芯片构成64KB的存储系统,试问:需要()片这样的芯片。用全译码方式进行地址译码,参与片外译码的地址线是()条。

设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。若采用4K×4的RAM芯片组成16KB的存储系统。问:该存储系统至少需要多少根地址总线?其中多少根低位地址线用于片内自选(译码)?

设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。若采用4K×4的RAM芯片组成16KB的存储系统。问:共需多少片4K×4的RAM芯片?这些芯片应分成多少组?每组多少片?

某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

一台计算机的主存储器的大小,主要与下列()有关A、数据总线B、控制总线C、地址总线D、逻辑总线

RTU主控制器主要由哪些元件构成?()A、时钟电路B、CPU单元C、ROM、RAM主存储器单元D、总线控制回路

问答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

填空题4M×1位DRAM存储芯片需要地址总线为()条,由此种芯片构成8M×8位高集成度的内存条,所需该存储芯片的片数为()片。

问答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机可以配备的最大主存容量为()。

问答题现有如下存储芯片:2K×1的ROM、4K×1的RAM、8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM ,CPU的地址总线16位。各种存储芯片分别用多少片?

单选题一台计算机的主存储器的大小,主要与下列()有关A数据总线B控制总线C地址总线D逻辑总线