()的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能相互兼容匹配。A、3VB、5VC、7VD、10V

()的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能相互兼容匹配。

  • A、3V
  • B、5V
  • C、7V
  • D、10V

相关考题:

TTL门电路的输入端悬空或接大电阻相当接:() A、低电平B、高电平C、高阻

RS—232C的电气特性规定使用()。 A、TTL电平B、CMOS电平C、正逻辑电平D、逻辑电平

RS-232C的电气特性规定使用() A、TTL电平B、CMOS电平C、正逻辑电平D、负逻辑电平

555定时器不能提供与CMOS电路兼容的逻辑电平。()

TTL电路和CMOS电路接口时,无论是用TTL电路驱动CMOS电路还是用CMOS电路驱动TTL电路,驱动门都必须为负载门提供合乎标准的高、低电平和足够的电流。() 此题为判断题(对,错)。

下列关于74HCT系列逻辑器件输入输出电平的描述中,正确的是(27)。A.输入为TTL电平,输出为TTL电平B.输入为CMOS电平,输出为TTL电平C.输入为TTL电平,输出为CMOS电平D.输入为CMOS电平,输出为CMOS电平

图所示电路为TTL门电路,输出状态为(  )。A.低电平B.高电平C.高阻态D.截止状态

TTL与非门电路的输入端悬空从逻辑上讲相当于()。A、接高电平B、接低电平C、没有电平

TTL电路的三种可能状态为()。A、高阻B、截止C、导通D、高电平E、低电平F、放大

供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

TTL与非门电路的主要技术参数有()。A、输出高电平UOHB、输入短路电流IISC、输入低电平UOLD、扇出数NOE、开门电平UON和关门电平UOFF

RS485接口采用的是()。A、TTL电平B、CMOS电平C、差分信号

关于TTL电路与CMOS电路性能的比较,()说法是正确的。A、TTL电路输入端接高电平时有电流输入B、CMOS电路输入端接高电平时有电流输入C、CMOS电路输入端允许悬空,相当于输入高电平D、TTL电路输入端允许悬空,相当于输入高电平E、TTL电路输入端允许悬空,相当于输入低电平

TTL集成门电路输出高电平时带负载能力较强,输出低电平时带负载能力较弱。

三态TTL门电路除高电平、低电平外的第三种状态是高阻态。

当输出为TTL电平的串行或并行I/O器件与CMOS电路连接时,如果CMOS电路电源大于()V,则必须在这两种器件之间采用电平转换器。

TTL电路,输入电压大于2V为高电平,小于0.8V为低电平。

电源为5V的CMOS电路,电压大于3.5V为高电平,小于1.5V为低电平。

TTL逻辑门电路的高电平、低电平与CMOS逻辑门电路的高、低电平值是一样的。

对于TTL门电路,输入端悬空相当于高电平输入。

下列TTL非门输入端的接法为高电平的是()。A、接高于2V的电压B、接另一TTL电路的输出高电平C、接地D、悬空

反映CMOS门电路扩展能力的参数有()。A、高电平输出电压B、低电平输出电压C、扇入系数D、动态功耗

计算机串口的电平标准是TTL电平标准,即()。A、高电平为+12V,低电平为0VB、高电平为+5V,低电平为0VC、高电平为+12V,低电平为+5VD、高电平为0V,低电平为-5V

TTL电路的低电平输入电流远大于高电平输入电流。

如果CMOS电路电源电压与TTL不同,则用TTL电路驱动CMOS电路时,应该采用()A、电平移动器B、缓冲器C、放大器D、比较器

单选题TTL与非门电路的输入端悬空从逻辑上讲相当于()。A接高电平B接低电平C没有电平

单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()ACMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低BCMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高CCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低DCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高