图所示电路为TTL门电路,输出状态为(  )。A.低电平B.高电平C.高阻态D.截止状态

图所示电路为TTL门电路,输出状态为(  )。

A.低电平
B.高电平
C.高阻态
D.截止状态

参考解析

解析:左上第一个与门两输入分别为VCC和0,输出0作为右侧或非门的第一个输入;左下第二个与门输入管脚悬空,在TTL逻辑门电路中输入端悬空相当于输入高电平,此与门输出1作为右侧或非门的第二个输入;右侧或非门两输入分别为0和1,输出Y为0,即低电平。

相关考题:

采用TTL门电路的RC环形振荡器,输出脉冲波形的周期近似为() A、2.2RCB、1.1RCC、RC

TTL“与非”门电路参数中的扇出数N0表示该门电路能输出电压的高低。() 此题为判断题(对,错)。

下列各类门电路中,可以将输出端直接并联实现“线与”逻辑的门电路是(23)。A.三态输出的门电路B.集电极开路输出的TTL门电路C.互补输出结构的CMOS门电路D.推拉式输出结构的TTL门电路

下列各种电路中哪些输出端可以直接连接使用()。 A、具有推拉式输出端的TTL门电路B、TTL电路中OC逻辑门C、具有推拉式输出端的CMOS门电路D、CMOS电路中开漏输出的逻辑门

试确定图题 3-25所示74HC门电路的输出状态(设电源Vcc为5 V)。图题3-25

试确定图题3- 24所示74LS门电路的输出状态(设电源Vcc为5V)。图题3-24

试说明如下各种门电路中哪些输出端可以直接并联使用?(1)具有推拉输出(图腾柱)的TTL电路。(2)TTL电路OC门。(3)TTL电路三态门。(4)具有互补输出(非门)结构的CMOS电路。(5) CMOS电路OD门。(6) CMOS电路三态门。

TTL门电路的可能输出状态是()。A、高电平B、低电平C、高电流D、低电流E、高阻态

TTL集成逻辑门电路的输入端和输出端都是采用()结构。

下列各种门电路中哪些可以将输出端并联使用(输入端的状态不一定相同)()。A、具有推拉式输出级的TTL电路B、TTL电路的OC门C、TTL电路的三态输出门D、普通的CMOS门

TTL门电路的7脚引线为()。A、接地端B、电源端C、输出端

下列说法错误的是()A、双极型数字集成门电路是以场效应管为基本器件构成的集成电路B、TTL逻辑门电路是以晶体管为基本器件构成的集成电路C、CMOS集成门电路集成度高,但功耗较高D、TTL集成门电路集成度高,但功耗较低E、TTL集成门电路集成度高,但功耗较高

一个门电路,具有单个输入和单个输出端,当输入为1时,输出为0;输/kO时,输出为1。这个电路是()。A、或门电路B、非门电路C、与门电路D、与非门电路

CMOS门电路的负载能力约比TTL门电路()。

TTL集成门电路输出高电平时带负载能力较强,输出低电平时带负载能力较弱。

TTL门电路的输入、输出部分均采用了晶体管。

TTL与非集成门电路输出为高电平时,则输入端()为低电平。A、全B、全不C、至少有1个D、至少有1个不

TTL与非门电路的输入端均为“0”时,输出为()态。A、1B、低电位C、0D、封锁状态

下列各种门电路的输出端是否可以并接使用(输入端的状态不一定相同)?如果可以并接,试说明并接的功能。 (1)推拉输出TTL电路; (2)TTL电路的OC门和CMOS电路的OD门; (3)TTL和CMOS电路的三态门。

一般TTL门电路的输出端可以直接相连,实现线与。

下列说法错误的是()。 A、双极型数字集成门电路是以场效应管为基本器件构成的集成电路B、TTL逻辑门电路是以晶体管为基本器件构成的集成电路C、CMOS集成门电路集成度高,但功耗较高D、CMOS集成门电路集成度高,但功耗较低E、TTL集成门电路集成度高,但功耗较低

按照电路的不同结构,门电路可以分为()与()。A、分立元件门电路,TTL门电路B、集成门电路和双极型电路C、分立元件门电路,集成门电路D、TTL门电路,集成门电路

TTL与非门电路参数中的扇出数NO.表示该门电路能输出电压的高低。

单选题TTL门电路的7脚引线为()。A接地端B电源端C输出端

单选题对于TTL门电路,()。A输出为高电位时,带负载的能力强。B输出为低电位时,带负载的能力强。C输出为高电位、低电位时,带负载的能力相同。

单选题一个门电路,具有单个输入和单个输出端,当输入为1时,输出为0;输/kO时,输出为1。这个电路是()。A或门电路B非门电路C与门电路D与非门电路

多选题TTL门电路的可能输出状态是()。A高电平B低电平C高电流D低电流E高阻态