TTL逻辑门电路的高电平、低电平与CMOS逻辑门电路的高、低电平值是一样的。

TTL逻辑门电路的高电平、低电平与CMOS逻辑门电路的高、低电平值是一样的。


相关考题:

TTL门电路的输入端悬空或接大电阻相当接:() A、低电平B、高电平C、高阻

下列各类门电路中,可以将输出端直接并联实现“线与”逻辑的门电路是(23)。A.三态输出的门电路B.集电极开路输出的TTL门电路C.互补输出结构的CMOS门电路D.推拉式输出结构的TTL门电路

下列各种电路中哪些输出端可以直接连接使用()。 A、具有推拉式输出端的TTL门电路B、TTL电路中OC逻辑门C、具有推拉式输出端的CMOS门电路D、CMOS电路中开漏输出的逻辑门

图所示电路为TTL门电路,输出状态为(  )。A.低电平B.高电平C.高阻态D.截止状态

TTL与非门电路的输入端悬空从逻辑上讲相当于()。A、接高电平B、接低电平C、没有电平

利用一个三输入端正逻辑的与门电路来控制某电油泵,其三输入端分别为A、B、C,要使这个电油泵工作,应当使()状态。A、三输入端均为高电平B、三输入端均为低电平C、A为高电平,B与C为低电平D、A为低电平,B与C为高电平

TTL门电路的可能输出状态是()。A、高电平B、低电平C、高电流D、低电流E、高阻态

TTL集成门电路输出高电平时具有很()的输出电阻,输出低电平时具有很()的输出电阻。A、低、高B、低、低C、高、低D、高、高

供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

在正逻辑系统中,若要求“或”门电路的输出端为低电平,则其输入端()。A、全为高电平B、全为低电平C、只要有一个是低电平就行

在正逻辑系统中,若要求“或”门电路的输出端为低高电平,则其输入端()。A、全为高电平B、全为低电平C、只要有一个高电平就行

TTL集成门电路输出高电平时带负载能力较强,输出低电平时带负载能力较弱。

三态TTL门电路除高电平、低电平外的第三种状态是高阻态。

TTL 逻辑门电路不可以直连74HC系列的CMOS负载。

在正逻辑门电路中要求与门输出高电平,则输入端()A、全为高电平B、全为低电平C、只要有一个高电平D、只要有一个低电平

对于TTL门电路的输入端经过电阻接电源与接逻辑高电平等效。

CMOS逻辑门电路可以直连TTL负载。

TTL逻辑门电路可以直连74HCT系列的CMOS负载。

门电路的输入、输出高电平赋值为(),低电平赋值为1,这种关系是负逻辑关系。

门电路的输入、输出高电平赋值为(),低电平赋值为(),这种关系称为负逻辑关系。

下列说法错误的是()。 A、双极型数字集成门电路是以场效应管为基本器件构成的集成电路B、TTL逻辑门电路是以晶体管为基本器件构成的集成电路C、CMOS集成门电路集成度高,但功耗较高D、CMOS集成门电路集成度高,但功耗较低E、TTL集成门电路集成度高,但功耗较低

利用一个有A、B二输入端正逻辑的与非门电路,来控制某电气执行器的正电源,要使这个电气执行器工作,应当使()状态。A、输入端均为高电平B、输入端均为低电平C、A为高电平,B为低电平D、A为低电平,B为高电平

反映CMOS门电路扩展能力的参数有()。A、高电平输出电压B、低电平输出电压C、扇入系数D、动态功耗

三端输入一端输出的逻辑与非门电路,要使其输出端得到低电平必须使()。A、三个输入全为高电平B、三个输入全为低电平C、三个输入中一个为低电平D、三个输入中一个为高电平

单选题TTL与非门电路的输入端悬空从逻辑上讲相当于()。A接高电平B接低电平C没有电平

单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()ACMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低BCMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高CCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低DCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

多选题TTL门电路的可能输出状态是()。A高电平B低电平C高电流D低电流E高阻态