判断题指令访问的操作数可能是8,16或32位,但主存与Cache间却以数据块为单位传输。A对B错

判断题
指令访问的操作数可能是8,16或32位,但主存与Cache间却以数据块为单位传输。
A

B


参考解析

解析: 暂无解析

相关考题:

存储器的段式管理中,每次从主存中取出一条指令或一个操作数,需要( )次访问主存。 A、1B、2C、3D、4

在段页式存储管理系统中时,每次从主存中取指令或取操作数,至少要访问( )主存。 A 1次B 2次C 3次D 4次

在cpu内外常需设置多级高速缓存cache,主要目的是( )。 A、扩大主存的存储容量B、提高cpu访问主存数据或指令的效率C、扩大存储系统的存量D、提高cpu访问内外存储器的速度

Cache的作用是__(4)__。A.处理中断请求并实现内外存的数据交换B.解决CPU与主存间的速度匹配问题C.增加外存容量并提高外存访问速度D.扩大主存容量并提高主存访问速度

Cache用于存放主存数据的部分拷贝。主存与Cache之间的数据传送是以(4)为单位的。A.比特B.字节C.字D.数据块

在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据

全相联映射方式是指A.主存中地址块与Cache中的地址块全部映射B.主存中任何一个块全部映射到Cache中固定的位置上C.主存中任何一个块与Cache中的块一一对应D.主存中任何一个块均可以映射装入到Cache中任何一个块的位置上

在页式存储管理中,每次从主存中取指令或取操作数,要( )次访问主存。A.1B.2C.4D.5

Cache常用的写回策略有写直达法和写回法。当采用写回法时,一个Cache数据块在()时写回主存。A.任何一次写操作数时B.第一次写操作数时C.数据块被换出时D.以上都有可能

在cpu内外常需设置多级高速缓存cache,主要目的是( )。A.扩大主存的存储容量 B.提高cpu访问主存数据或指令的效率 C.扩大存储系统的容量 D.提高cpu访问外存储器的速度

页式存储管理中,每次从主存中取指令或取操作数,要()次访问主存。A、1次B、2次C、3次D、4次

已知cache存储周期为20ns,主存存储周期为220ns,cache/主存系统平均访问时间为60ns,则cache命中率是()。

采用组相联映像的Cache存储器,为提高其等效性访问速度应()。A、增大主存容量(Cache大小不变)B、增加Cache的块数(块的大小不变)C、减小组的大小(块的大小不变)D、减小块的大小(组的大小不变)

下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

Cache是一种()的存储器,位于CPU和主存之间,用来存放CPU正在使用的指令和数据;使用Cache的目的是提高CPU访问存储器的存取速度,减少处理器的等待时间。

指令访问的操作数可能是8,16或32位,但主存与Cache间却以数据块为单位传输。

CPU←→Cache,Cache←→主存,主存←→辅存之间的数据传输各有什么特点?为什么?请分析原因。

段式存储管理中,每次从主存中取指令或取操作数,至少要()访问主存。A、0次B、1次C、2次D、3次

当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。A、块、页B、字、字C、字、块D、块、块

问答题CPU←→Cache,Cache←→主存,主存←→辅存之间的数据传输各有什么特点?为什么?请分析原因。

多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

单选题段式存储管理中,每次从主存中取指令或取操作数,至少要()访问主存。A0次B1次C2次D3次

问答题某计算机的存储系统由Cache、主存和用于虚拟存储的磁盘组成。CPU总是从Cache中获取数据。若所访问的字在Cache中,则存取它只需要20ns,将所访问的字从主存装入Cache需要60ns,而将它从磁盘装入主存则需要1200us。假定Cache的命中率为90%,主存的命中率为60%,计算该系统访问一个字的平均存取时间。

单选题在分页式存储管理系统中时,每次从主存中取指令或取操作数,至少要访问()主存。A1B2C3D4E0

单选题页式存储管理中,每次从主存中取指令或取操作数,要()次访问主存。A1次B2次C3次D4次

单选题当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。A块、页B字、字C字、块D块、块