Cache通常是采用()存储器实现的。A.闪速存储器B.ROMC.DRAMD.SRAM

Cache通常是采用()存储器实现的。

A.闪速存储器
B.ROM
C.DRAM
D.SRAM

参考解析

解析:Cache的出现使得CPU可以不直接访问主存,而与高速Cache交换信息。一般Cache采用高速的SRAM制作,其价格比主存贵,其容量远小于主存,但其能很好地解决速度和成本的矛盾。

相关考题:

● Cache存储器一般采用 (17) 存储器件构成。(17)A. DRAMB. SRAMC. ROMD. NVRAM

下列有关存储器的描述中,正确的是()。 A、多体交叉存储器主要解决扩充容量问题B、访问存储器的请求是由CPU发出的C、cache与主存统一编址,即主存空间的某一部分属于cacheD、cache的功能全由硬件实现

● 关于Cache存储器,下面的叙述中正确的是 (15) 。(15)A. Cache存储器是内存中的一个特定区域B. Cache存储器的存取速度介于内存和磁盘之间C. Cache存储器中存放的内容是内存的备份D. Cache存储器存放正在处理的部分指令和数据

以下关于Cache(高速缓冲存储器)的描述,(9)是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

Cache存储器一般采用(17)存储器件构成。A.DRAMB.SRAMC.ROMD.NVRAM

Cache和虚拟存储器均由硬件实现的。() 此题为判断题(对,错)。

高速缓冲存储器Cache是位于CPU和主存DRAM之间的小容量高速存储器,其采用的是______类型存储器。

Cache存储器通常采用(4)存储器件构成。A.DRAMB.SRAMC.EPROMD.NVRAM

下面关于Cache的叙述,“(6)”是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是动态更新的C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

常用的虚拟存储器寻址系统由( )两级存储器组成。A.主存—外存B.Cache—主存C.Cache—外存D.Cache—Cache

PC使用的下列存储器巾,存取速度最快的是______。A) 主存储器(内存条)B) cache存储器C) 硬盘存储器D) 采用Flash Memory的移动存储器A.B.C.D.

cache存储器一般采用______存储器件构成。A.DRAMB.SRAMC.ROMD.NVRAM

下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。A.cache中存放的只是主存储器中部分内容的映像B.cache的工作方式可以根据需要由软件进行设置C.cache与主存储器是两个各自独立的存储部件,可以选择使用其中的一个D.cache通常是由DRAM制作的

下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。A.Cache中存放的主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快D.Cache存储器的功能不全由硬件实现

在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据

在Cache实现的两种写策略中,()的速度快,“写”操作能以Cache存储器速度进行,访存次数少;采用()总能保持Cache和主存内容的一致。

Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存

下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

对于采用组相联映像、LRU替换算法的cache存储器来说,不影响cache命中率的是()A、增加cache中的块数B、增大组的大小C、增大主存容量D、增大块的大小

采用LRU替换的Cache存储器,分配给程序的Cache容量一定时,块的大小增大,Cache的命中率将先上升,到一定时候又会逐渐降低。

简述高速缓冲存储器Cache为什么能够实现高速的数据存取?

虚拟存储是由()构成。A、Cache和主存储器B、Cache外存储器C、主存储器和外存储器D、内存

问答题简述高速缓冲存储器Cache为什么能够实现高速的数据存取?

多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

单选题Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A主存储器,Cache,寄存器,辅存B快存,主存储器,寄存器,辅存C寄存器,Cache,主存储器,辅存D寄存器,主存储器,Cache,辅存

单选题Cache存储器一般采用( )半导体芯片。AROMBPROMCDRAMDSRAM

填空题在Cache实现的两种写策略中,()的速度快,“写”操作能以Cache存储器速度进行,访存次数少;采用()总能保持Cache和主存内容的一致。