某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机可以配备的最大主存容量为()。

某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机可以配备的最大主存容量为()。


相关考题:

主存储器是()。 A.以“字”为单位进行编址的B.是中央处理机能够直接访问的惟一的存储空间C.与辅助存储器相比速度快、容量大、价格低的一类存储器D.只能被CPU访问的存储器

微机硬件系统中地址总线的宽度(位数)对___影响最大。 A、存储器的访问速度B、CPU可直接访问的存储器空间大小C、存储器的字长D、存储器的稳定性

在使用PCI总线的奔腾计算机中,CPU访问(读写)主存储器通过( )总线进行。A.ISA总线(AT总线)B.PCI总线C.VESA 总线D.CPU—存储器总线请帮忙给出正确答案和分析,谢谢!

计算机的总线包含了地址总线,数据总线和控制总线。某计算机CPU有16条地址总线,则该计算机最大的寻址空间为(2)字节,若该CPU寻址外部的数据存储器时,第16条地址线始终为高电平,则此数据存储器的地址空间为(3)字节。A.32kB.48kC.64kD.128k

80386有4个总线周期定义信号,分别为W/R、D/C、M/IO和LOCK;其中前3个是主要的总线周期定义信号在存储器数据读取周期,各总线周期定义信号为( )。A.W/R=L低电平,D/C=H高电平,M/IO=H高电平B.W/R=L低电平,D/C=H高电平,M/IO=L低电平C.W/R=H高电平,D/C=L低电平,M/IO=H高电平D.W/R=L低电平,D/C=L低电平,M/IO=H高电平

在使用PCI总线的微型计算机中,CPU访问(读/写)主存储器通过下列( )进行。A.ISA总线(AT总线)B.PCI总线C.VESA总线D.CPU存储器总线

80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在FO写周期,各总线周期定义信号为( )。A.W/R=L低电平,D/C=H高电平,M/IO=H高电平B.W/R=L低电平,D/C=H高电平,M/IO=L低电平C.W/R=H高电平,D/C=L低电平,M/IO=H高电平D.W/R=L低电平,D/C=L低电平,M/IO=H高电平

总线宽度分为地址总线宽度和数据总线宽度。其中,地址总线宽度决定了CPU能够使用多大容量的(请作答此空);若计算机的地址总线的宽度为32位,则最多允许直接访问______的物理空间。A.CachE.B.主存储器C.U盘D.磁盘

设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储器,则该机主存最多需要()片这样的存储芯片。A.256B.512C.64D.128

CPU的地址总线16根(A15~A0,A0是低位),双向数据总线16根(D15~D0),控制总线中与主存有关的信号 有!MREQ(允许访存,低电平有效),R/!W(高电平读命令,低电平写命令)。主存地址空间分配如下:0~8191为系统程序区,由EPROM芯片组成,从8192起一共32K地址空间为用户程序区,最后(最大地址)4K地址空间为系统程序工作区。如图1所示。上述地址为十进制,按字编址。现有如下芯片。 EPROM:8K×16位(控制端仅有!CS),16位×8位   SRAM:16K×1位,2K×8位,4K×16位,8K×16位  请从上述芯片中选择芯片设计该计算机的主存储器,画出主存逻辑框图。

当总线请求部件收到()信号后,就获得了总线控制权;在其控制总线时期,HOLD和HLDA都保持()。当总线部件用完总线后,HOLD变为低电平,于是CPU又重新控制总线,并使HALD变为()。A、HALD;高电平;低电平B、HOLD;低电平;高电平C、INTR;高阻态;不变D、INTA;高阻态;不变

在以Pentium4为CPU的PC机中,CPU访问主存储器是通过PCI总线进行的。

INTEL 8088 CPU可以访问的存储器空间可达1M,使用的地址信号线为A19~A0,CPU执行一次存储器读操作时,有效控制信号是()。A、RD低电平,WR三态,M/IO低电平B、RD三态,WR低电平,M/IO高电平C、RD低电平,WR高电平,M/IO高电平D、RD高电平,WR低电平,M/IO高电平

中央处理器(CPU)能访问的最大存储器容量取决于()。A、地址总线B、数据总线C、控制总线D、实际内存容量

某机字长为32位,其存储容量是64KB,按字编址的寻址范围是多少?若主存以字节编址,试写出主存字地址和字节地址的分配情况。

在使用PCI总线的奔腾计算机中,CPU访问(读写)主存储器通过下列()A、ISA(AT)总线B、PCI总线C、VESA总线D、CPU

8086CPU系统主存储器以()为单位编址。A、字节B、字C、双字D、八字节

某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

欲访问8051单片机的内部程序存储器,则EA引脚必须为()。A、高电平B、低电平C、高低电平D、与PC值有关

在PC机中负责各类I/O设备控制器、CPU与存储器之间相互交换信息、传输数据的一组公用信号线称为()。A、I/O总线B、CPU总线C、存储器总线D、前端总线

51单片机执行MOVX写指令时,相关的信号状态是()。A、PSEN无效为低电平,WR有效为低电平B、PSEN无效为高电平,WR有效为低电平C、PSEN有效为低电平,WR无效为高电平D、PSEN有效为高电平,WR无效为高电平

欲访问89C51单片机的内部程序存储器,则EA引脚必须为()A、高电平B、低电平C、高低电平D、与PC值有关

大多数微型机的总线由()组成的。A、地址总线、数据总线、控制总线B、IO总线、计算总线、扩展总线C、CPU总线、存储器总线、I/O总线D、CPU总线、显示总线、打印机总线

单选题中央处理器(CPU)能访问的最大存储器容量取决于()。A地址总线B数据总线C控制总线D实际内存容量

问答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。

判断题在以Pentium4为CPU的PC机中,CPU访问主存储器是通过PCI总线进行的。A对B错

问答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机可以配备的最大主存容量为()。