用4片74LS138可扩展成的译码器是()。A.3线-8线B.4线-16线C.5线-24线D.5线-32线

用4片74LS138可扩展成的译码器是()。

A.3线-8线

B.4线-16线

C.5线-24线

D.5线-32线


参考答案和解析
5线-32线

相关考题:

74138集成芯片是一个:() A、数据选择器B、3/8线的二进制译码器C、4/10线的译码器

利用2个74LS138和1个非门,可以扩展得到1个()线译码器。 A、4-16B、3-8C、2-4D、无法确定

用Excel2007生成的文件默认的扩展名是()。 A、.xslxB、.xlsxC、.sxlD、.lxs

TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。 A、00100000B、11011111C、11110111D、00000100

试用3线-8线译码器74LS138和门电路实现一位二进制全减器(输入为被减数、减数与来自低位的借位;输出为差和向高位的借位)。要求用按键输入减数、被减数和进位,发光二极管显示减法结果。

用ROM实现如下逻辑函数(采用74LS138作为地址译码器)Y1(A, B, C)=∑m (3,6,7)Y2(A, B, C)=∑m (0,1,4,5,6)Y3(A,B, C)=∑m (2,3,4)Y4(A, B, C)=∑m (2,3,4,7)

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为( ).A. 8421BCD码检测及四舍五入B.全减器C.全加器 D.比较器

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为(  )。 A. 8421码检测及四舍五入 B. 全减器 C. 全加器 D. 比较器

1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为(  )。A. 0、0 B. 0、1 C. 1、0 D. 1、1

已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是()。A、11111101B、10111111C、11110111D、11111111

集成译码器74LS138的3个使能端,只要有一个不满足要求,其八个输出为()。A、高电平B、低电平C、高阻D、低阻

1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。A、0、0B、0、1C、1、0D、1、1

当集成译码器74LS138的3个使能端都满足要求时,其输出端为()有效。A、高电平B、低电平C、高阻D、低阻

在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。

74LS138是3-8译码器。

74LS138是具有3位输入、多位输出的译码器芯片,其输出作为片选信号时,最多可以选中()个芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选8片芯片。()

用3线-8译码器74LS138和辅助门电路实现逻辑函数F=A2+A2’A1’,应()。A、用与非门,F=(Y0’Y1’Y4’Y5’Y6’Y7’)’B、用与门,F=Y2’Y3’C、用或门,F=Y2’+Y3’D、用或门,F=Y0’+Y1’+Y4’+Y5’+Y6’+Y7’

74LS138是()。A、集成3线-8线译码器B、集成3线-8线数据选择器C、集成8线-3线译码器D、集成3线-8线数据分配器

3—8译码器74LS138在全译码寻址方式中,译码器的输出端通常与单片机接口芯片的()端连接。

74LS138是具有3个输入的译码器芯片,用其输出作片选信号,最多可在()块芯片中选中其中任一块。

当集成译码器74LS138的三个使能端都满足要求时其输出端为()有效。A、高电平B、低电平C、高阻D、低阻

74LS138及相应门电路可实现加法器的功能。

单选题利用2个74LS138和1个非门,可以扩展得到1个()线译码器。A2-4B3-8C4-16D无法确定

填空题74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

判断题74LS138是3-8译码器。A对B错

判断题74LS138集成芯片可以实现任意变量的逻辑函数。A对B错