一个能为VHDL综合器接受,并能作为一个独立的设计单元的完整的VHDL程序成为( )。 A.设计输入B.设计输出C.设计实体D.设计结构
在VHDL中,( )不能将信息带出对它定义的当前设计单元。 A.信号B.常量C.数据D.变量
常用的硬件描述语言有() A.VHDL、Verilog、c语言B.ABEL、c++C.VHDL、Verilog、ABELD.汇编语言、ABEL、VHDL
一个完整的VHDL程序,至少应包括三个基本组成部分是() A、实体、子程序、配置B、实体、结构体、配置、函数C、结构体、状态机、程序包和库D、实体、结构体、程序包和库
●硬件描述语言一般包括VHDL、Verilog、Superlog、SystemC等,在VHDL设计中,一个完整的设计单元应当包含5部分,下面不属于这5部分的是(32)。(32)A.实体B.结构体C.赋值D.配置
数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)
用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)
用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
VHDL程序的基本结构包括库、()、实体和结构体。
一个完整的VHDL语言程序通常包含(),结构体(architecture),配置(configuration),包集合(package)和库(library)5各部分。
一个信号处于高阻(三态)时的值在VHDL中描述为()。
VHDL可以采用层次化的设计,一个高层的结构体中可以调用低层的实体
一个完整的VHDL语言程序通常包括:()、()、()、()、()5部分。
.在VHDL程序设计中,下面4个部分,()不是可编译的源设计单元。A、ARCHITECTUREB、ENTITYC、PROCESSD、PACKAGE
一个VHDL模块是否必须有一个实体和一个结构体?是否可以有多个实体和结构体?简述它们的作用。
Protel DXP由()设计系统组成。A、SchematicB、PCBC、FPGAD、VHDL
问答题什么是VHDL?VHDL的实现有哪几种形态?
填空题一个完整的VHDL语言程序通常包含(),结构体(architecture),配置(configuration),包集合(package)和库(library)5各部分。
问答题VHDL语言由几个设计单元组成?分别是什么?哪些部分是可以单独编译的源设计单元?
填空题VHDL程序的基本结构包括库、()、实体和结构体。
填空题一个信号处于高阻(三态)时的值在VHDL中描述为()。
判断题VHDL可以采用层次化的设计,一个高层的结构体中可以调用低层的实体A对B错