●硬件描述语言一般包括VHDL、Verilog、Superlog、SystemC等,在VHDL设计中,一个完整的设计单元应当包含5部分,下面不属于这5部分的是(32)。(32)A.实体B.结构体C.赋值D.配置

●硬件描述语言一般包括VHDL、Verilog、Superlog、SystemC等,在VHDL设计中,一个完整的设计单元应当包含5部分,下面不属于这5部分的是(32)。

(32)A.实体

B.结构体

C.赋值

D.配置


相关考题:

一个能为VHDL综合器接受,并能作为一个独立的设计单元的完整的VHDL程序成为( )。 A.设计输入B.设计输出C.设计实体D.设计结构

常用的硬件描述语言有() A.VHDL、Verilog、c语言B.ABEL、c++C.VHDL、Verilog、ABELD.汇编语言、ABEL、VHDL

当前最流行的并成为IEEE标准的硬件描述语言包括vhdl和verilog

9、Verilog 语言引用的子模块可以是一个设计好的Verilog 模块,也可以是别的HDL语言如VHDL语言设计的元件,还可以是IP核模块。

一个能为VHDL综合器接受,并能作为一个独立的设计单元的完整的VHDL程序称为()。A.设计输出B.设计输入C.设计实体D.设计结构

Verilog 语言引用的子模块可以是一个设计好的Verilog 模块,也可以是别的HDL语言如VHDL语言设计的元件,还可以是IP核模块。

Verilog 语言引用的子模块可以是一个设计好的Verilog 模块,也可以是别的HDL语言如VHDL语言设计的元件,还可以是IP核模块

11、Verilog 语言引用的子模块可以是一个设计好的Verilog 模块,也可以是别的HDL语言如VHDL语言设计的元件,还可以是IP核模块

4、Verilog和VHDL两种硬件描述语言的主要目的是逻辑的()和综合。