试用2 片74LS161组成十二进制计数器,要求计数值为1~12.

试用2 片74LS161组成十二进制计数器,要求计数值为1~12.


相关考题:

74LS161是一个()的四位二进制加计数器。 A、同步清0,异步置数B、异步清0,同步置数C、同步清0,同步置数

在加计数器的设置输入S的(),将预置值PV指定的值送入计数器字。在加计数脉冲CU的(),如果计数值小于(),计数值加1。复位输入端R为1时,计数值被()。计数值大于0时,计数器位(Q)为();计数值为0时,计数器位为()。

如果芯片8253的控制字为0AAH,则8253各计数器的工作方式是A.计数器0工作在模式1B.计数器1工作在模式5C.计数器1按二进制计数方式工作D.计数器2按二进制计数方式工作E.计数器2工作在模式5

试用上升沿JK触发器构成同步3位二进制加法计数器,要求画出逻辑电路图。

图题6-26所示为具有异步清除功能的同步四位二进制加法计数器74LS161组成的计数电路,试说明该计数电路是多少进制。

试用74LS161采用反馈置数法组成十进制计数器。

试用2 片74LS161采用整体反馈清零法组成128进制计数器。

试用2 片74LS160组成六十进制计数器

试用4个D触发器组成自启动4进制环行计数器。

试用D/A转换器0832与计数器74LS161组成10个台阶的阶梯电压发生器,要求画出完整原理图。(从0V不断升高,每次升高-一个台阶,在最高电压处返回0V后,再重复升高过程的电压波形就是阶梯电压)

采用中规模加法计数器74LS161构成的电路如图所示,该电路构成几进制加法计数器(  )。 A. 九进制 B. 十进制 C. 十二进制 D. 十三进制

图所示电路,集成计数器74LS160在M=1和M=0时,其功能分别为(  )。A.M=1时为六进制计数器,M=0时为八进制计数器B.M=1时为八进制计数器,M=0时为六进制计数器C.M=1时为十进制计数器,M=0时为八进制计数器D.M=1时为六进制计数器,M=0时为十进制计数器

图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。 A. 九进制加法计数器,七进制加法计数器 B. 六进制加法计数器,十进制加法计数器 C. 九进制加法计数器,六进制加法计数器 D. 八进制加法计数器,七进制加法计数器

图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。 A. 十进制加计数器 B. 四进制加计数器 C. 八进制加计数器 D. 十六进制加计数器

计数器的计数值不等于0时,计数器位为();计数值为0时,计数器位为()。A、0;0B、0;1C、1;1D、1;0

74LS161是()二进制计数器。A、同步两位B、异步两位C、同步四位D、异步四位

一片集成二—十进制计数器74L160可构成()进制计数器。A、2至10间的任意B、5C、10D、2

集成计数器74LS161是()计数器。A、二进制同步可预置B、二进制异步可预置C、二进制同步可清零D、二进制异步可清零

什么是二进制计数器?用4个触发器组成的二进制计数器能计多少个数?

每经十个CP脉冲状态循环一次的计数电路,知其有效状态中的最大数为1100,则正确的描述是()。A、模10计数器B、计数器容量为10C、十进制计数器D、十二进制计数器

以下是74LS161同步四位二进制计数器功能的是()A、同步预置数B、异步清零C、同步清零D、双时钟E、脉冲输出

下面关于N进值计数器说法正确的是()A、N进制计数器是逢N向前进位,计数位归零B、N进制计数器是逢N向前进位,计数位不归零C、实现8进制计数器最少需8位二进制位D、实现8进制计数器最少需3位二进制位E、实现16进制计数器只需1片40192即可

一片74LS161计数器最大计的数值为()A、4B、8C、10D、15

一片集成二一十进制计数器74LS90可构成()进制计数器。A、2至10间的任意B、5C、10D、2

集成二--十进制计数器可以组成任意进制计数器。

74LS161是4位十进制同步计数器。

填空题74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。