具有指令流水线结构的CPU,一般情况下指令的执行时间主要取决于( )。A.指令执行的步骤B.CPU有无等待状态C.CPU的时钟周期D.CPU内的Cache存储器大小
具有指令流水线结构的CPU,一般情况下指令的执行时间主要取决于( )。
A.指令执行的步骤
B.CPU有无等待状态
C.CPU的时钟周期
D.CPU内的Cache存储器大小
相关考题:
下面是关于Pentium 4微处理器中指令流水线的叙述,其中错误的是A.有多条指令流水线B.每条指令流水线有多级C.每级流水线的执行时间需要多个时钟周期D.采用指令流水线结构有利于提高微处理器的运算速度
计算机中有很多周期,其中指令周期是指( )。A.CPU执行一条指令所需的时间B.CPU从内存中取出一条指令所需的时间C.CPU从内存中取出一条指令并执行这条指令所需的时间D.CPU从外存中取出一条指令所需的时间
以下关于复杂指令集计算机(Complex Instruction Set Computer,CISC) 的叙述中,正确的是( )。A.只设置使用频度高的一些简单指令,不同指令执行时间差别很小B.CPU 中设置大量寄存器,利用率低C.常采用执行速度更快的组合逻辑实现控制器D.指令长度不固定,指令格式和寻址方式多
在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(2)处应选择()A、为0B、为1个周期C、相等D、不等
在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(3)处应选择()A、3个阶段执行时间之和B、3个阶段执行时间的平均值C、3个阶段执行时间的最小值D、3个阶段执行时间的最大值
假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。若新CPU是一个20级流水线处理器,执行上述同样的程序,理想情况下,它比非流水线处理器快多少?
在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(1)处应选择()A、顺序B、重叠C、循环D、并行
CPU内使用流水线技术后,下列说法可能的是()A、取指令和执行指令同步进行B、取指令和执行指令异步进行C、正在执行的指令与流水线中的指令冲突D、流水线内的指令无效E、流水线取指与执行的指令有关F、流水线取指与执行的指令无火
问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。实际流水线并不是理想的,流水段间数据传送会有额外开销。这些开销是否会影响指令执行时间(Instruction latency)和指令吞吐率(Instruction throughput)?
单选题在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(3)处应选择()A3个阶段执行时间之和B3个阶段执行时间的平均值C3个阶段执行时间的最小值D3个阶段执行时间的最大值
多选题CPU内使用流水线技术后,下列说法可能的是()A取指令和执行指令同步进行B取指令和执行指令异步进行C正在执行的指令与流水线中的指令冲突D流水线内的指令无效E流水线取指与执行的指令有关F流水线取指与执行的指令无火
单选题某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中没有发生任何流水线阻塞,此时流水线的吞吐率为( )。A0.25×109条指令/秒B0.97×109条指令/秒C1.0×109条指令/秒D1.03×109条指令/秒
单选题在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(2)处应选择()A为0B为1个周期C相等D不等