具有指令流水线结构的CPU,一般情况下指令的执行时间主要取决于(66) 。 A. 执行指令的步骤 B. CPU有无等待状态C. CPU的时钟周期 D. CPU内的Cache存储器大小

具有指令流水线结构的CPU,一般情况下指令的执行时间主要取决于(66) 。

A. 执行指令的步骤
B. CPU有无等待状态
C. CPU的时钟周期
D. CPU内的Cache存储器大小

参考解析

解析:在流水线结构中,一般是把一条指令的执行过程分解成若干阶段,每个阶段都独立运行,而每个阶段的开始执行都是从一个时钟周期开始的,不同的执行阶段可能用的时钟周期不同。为了流水线处理的方便,我们一般都把占用时钟周期最多的执行阶段所用的时钟周期作为每个执行阶段的执行时间。比如,把一条指令的执行过程主要分解为取指令、分析、执行和写结果4个阶段。所用的时钟周期分别为2、3、4、2,那么,执行完这条指令所用的时间就是16个时钟周期。当然,CPU的时钟周期是不固定的,不同的机器可能不同。CPU的时钟周期长的机器处理一条指令用的时间就长。因此,执行指令的时间主要取决于CPU的时钟周期。

相关考题:

下面是关于Pentium 4微处理器中指令流水线的叙述,其中错误的是A.有多条指令流水线B.每条指令流水线有多级C.每级流水线的执行时间需要多个时钟周期D.采用指令流水线结构有利于提高微处理器的运算速度

具有指令流水线结构的CPU,一般情况下指令的执行时间主要取决于(66)。A.执行指令的步骤B.CPU有无等待状态C.CPU的时钟周期D.CPU内的Cache存储器大小

具有流水线结构的CPU,一般情况下指令的执行时间主要取决于A.指令执行的步骤B.CPU有无等待状态C.CPU的时钟周期D.CPU内的Cache存储器的大小

具有指令流水线结构的CPU,一般情况下指令的执行时间主要取决于( )。A.指令执行的步骤,B.CPU有无等待状态C.CPU的时钟周期D.CPU内的Cache存储器大小

具有两条流水线的CPU,一般情况下每个时钟周期可以执行( )。A.一条指令B.两条指令C.三条指令D.四条指令

具有两条指令流水线的CPU,一般情况下,每个时钟周期可以执行( )。A.一条指令B.二条指令C.三条指令D.四条指令

在具有流水线结构的微处理器中,指令的执行时间主要决定于______。

下面是有关Pentium4微处理器内部结构的叙述,其中错误的是( )A.使用Netburst微体系结构B.具有双CPU内核C.具有超级指令流水线D.内置独立的SINID指令执行部件

以下关于CISC和RISC的描述中,不正确的是______。A.RISC强调对指令流水线的优化B.CISC的指令集复杂庞大,而RISC的指令集简单精简C.CISC体系结构下各种指令的执行时间相差不大D.RISC采用Load/Store结构

以下关于CISC复杂指令集计算机和RISC精简指令集计算机的叙述中,错误的是( )。 A.采用RISC技术,指令系统中的指令种类和寻址方式更少B.RISC型CPU不仅精简了指令系统,而且还采用了超标量和超流水线结构C.RISC与CISC在软件和硬件上兼容D.RISC指令格式整齐划一,指令在执行时间和效率上相对一致

每条指令都采用标准字长、执行时间短,便于指令的流水线优化的微处理器属于()A、冯•诺依曼结构架构类型B、哈佛结构架构类型C、RISC架构类型D、CISC架构类型

在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(2)处应选择()A、为0B、为1个周期C、相等D、不等

以下所列提高CPU系统性能的技术,说法不正确的是()A、采用流水线结构后每条指令的执行时间明显缩短B、增加Cache存储器后CPU与内存交换数据的速度得到提高C、加入虚拟存储技术后扩大了用户可用内存空间D、提高主机时钟频率后加快了指令执行速度

在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(3)处应选择()A、3个阶段执行时间之和B、3个阶段执行时间的平均值C、3个阶段执行时间的最小值D、3个阶段执行时间的最大值

假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。若新CPU是一个20级流水线处理器,执行上述同样的程序,理想情况下,它比非流水线处理器快多少?

使用指令流水线技术使得每条指令的执行时间大大减少,提高了性能。

CPU中的指令计数器用于()。A、存储指令B、存储指令的地址C、记录已执行指令的数量D、记录一条指令的执行时间

描述多媒体CPU基本概念中正确表述的句子是()。A、多媒体CPU是带有MMX技术的处理器B、多媒体CPU是非流水线结构C、MMX指令集是一种单指令流单数据流的串行处理指令D、多媒体CPU一定是CISC机器

在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(1)处应选择()A、顺序B、重叠C、循环D、并行

CPU内使用流水线技术后,下列说法可能的是()A、取指令和执行指令同步进行B、取指令和执行指令异步进行C、正在执行的指令与流水线中的指令冲突D、流水线内的指令无效E、流水线取指与执行的指令有关F、流水线取指与执行的指令无火

问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。实际流水线并不是理想的,流水段间数据传送会有额外开销。这些开销是否会影响指令执行时间(Instruction latency)和指令吞吐率(Instruction throughput)?

单选题在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(3)处应选择()A3个阶段执行时间之和B3个阶段执行时间的平均值C3个阶段执行时间的最小值D3个阶段执行时间的最大值

多选题CPU内使用流水线技术后,下列说法可能的是()A取指令和执行指令同步进行B取指令和执行指令异步进行C正在执行的指令与流水线中的指令冲突D流水线内的指令无效E流水线取指与执行的指令有关F流水线取指与执行的指令无火

单选题某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中没有发生任何流水线阻塞,此时流水线的吞吐率为(  )。A0.25×109条指令/秒B0.97×109条指令/秒C1.0×109条指令/秒D1.03×109条指令/秒

单选题CPU中的指令计数器用于()。A存储指令B存储指令的地址C记录已执行指令的数量D记录一条指令的执行时间

单选题在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段,不同指令的不同阶段可以(1)执行;各阶段的执行时间最好(2);否则在流水线运行时,每个阶段的执行时间应取(3)。空白(2)处应选择()A为0B为1个周期C相等D不等

判断题使用指令流水线技术使得每条指令的执行时间大大减少,提高了性能。A对B错

问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。若新CPU是一个20级流水线处理器,执行上述同样的程序,理想情况下,它比非流水线处理器快多少?