在正常工作状态下,TTL门的高电平为()伏,低电平为()伏。

在正常工作状态下,TTL门的高电平为()伏,低电平为()伏。


相关考题:

TTL与非门只要有一个输入端为高电平,输出就为低电平。() 此题为判断题(对,错)。

在TTL与非门中,当输出为高电平会形成灌电流,输出为低电平会形成拉电流。此题为判断题(对,错)。

负逻辑体制中用O表示()A、电压为0伏B、低电平C、高电平D、断路

正逻辑体制中用1表示() A、电压为1伏B、电流为1安培C、低电平D、高电平

图所示电路为TTL门电路,输出状态为(  )。A.低电平B.高电平C.高阻态D.截止状态

BHE信号和A0合起来表示当前在总线上出现的从偶地址单元或端口读一个字节的正确序列为:()。A.BHE为低电平,A0为低电平B.BHE为低电平,A0为高电平C.BHE为高电平,A0为低电平D.BHE为高电平,A0为高电平

TTL电路的三种可能状态为()。A、高阻B、截止C、导通D、高电平E、低电平F、放大

在TTL与非门中,当输出为高电平会形成灌电流,输出为低电平会形成拉电流。

要实现TTL与非门输出低电平,三个输入端必须()A、全部是低电平B、全部是高电平C、只有一个高电平D、只有一个低电平

TTL与非门输入端全部接高电平时,输出为()。A、零电平B、低电平C、高电平D、可能是低电平,也可能是高电平

TTL与非门电路高电平的产品典型值通常不低于()伏。A、3B、4C、2D、2.4

TTL与非门输入端全部接高电平时,输出为()。A、零电平B、低电平C、高电平D、低电平或高电平

TTL电路,输入电压大于2V为高电平,小于0.8V为低电平。

TTL逻辑门电路的高电平、低电平与CMOS逻辑门电路的高、低电平值是一样的。

TTL与非门输入端全部接地(低电平)时,输出()。A、零电平B、低电平C、高电平D、可能是低电平,也可能是高电平

51单片机执行MOVX写指令时,相关的信号状态是()。A、PSEN无效为低电平,WR有效为低电平B、PSEN无效为高电平,WR有效为低电平C、PSEN有效为低电平,WR无效为高电平D、PSEN有效为高电平,WR无效为高电平

采用5V电源的TTL器件的高电平范围为()V,低电平范围为:()V。

电压比较器输出只有高电平和低电平两种状态,输入高电平时,输出为高电平;输入低电平时输出为低电平。

下列中,()不是三态TTL门的状态。A、高电平状态B、低电平状态C、高阻状态D、不固定状态

在正逻辑系统中,若要求“或”门输出端为低电平,则其输入端()A、全为低电平B、全为高电平C、只要由一个低电平D、只要有一个高电平

计算机串口的电平标准是TTL电平标准,即()。A、高电平为+12V,低电平为0VB、高电平为+5V,低电平为0VC、高电平为+12V,低电平为+5VD、高电平为0V,低电平为-5V

TTL电路的低电平输入电流远大于高电平输入电流。

TTL与非门电路低电平的产品典型值通常不高于()伏。A、0.4B、1C、1.5D、0.8

TTL门电路输出高电平的典型值是()伏。A、1.2B、2.4C、3.6D、4.8

TTL输入端允许悬空,悬空时相当于()A、不工作B、输入不定C、输入高电平D、输入低电平

单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()ACMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低BCMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高CCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低DCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

多选题三极管开关电路的可靠工作条件是()。A输入低电平时,三极管工作在截止区,输出为高电平。B输入高电平时,三极管工作在饱和区,输出为低电平。C输入低电平时,三极管工作在截止区,输出为低电平。D输入高电平时,三极管工作在饱和区,输出为高电平。