构成CPU与外围设备之间的高速通道且与CPU时钟无关的局部总线是()A、PC总线B、ISA总线C、EISA总线D、PCI总线
构成CPU与外围设备之间的高速通道且与CPU时钟无关的局部总线是()
- A、PC总线
- B、ISA总线
- C、EISA总线
- D、PCI总线
相关考题:
在下列关于PCI局部总线的叙述中,哪个是错误的?A.PCI局部总线的设计几乎与CPU无关B.PCI局部总线的设计与CPU关系密切C.PCI局部总线的访问延迟很低D.PCI局部总线能大幅度提高数据吞吐率
CPU通过总线与内存和输入/输出设备连接,下列说法错误的是( )。[1分]A.总线是连接CPU.内存.I/O设备等部件的一组公共信号线B.总线分数据总线.地址总线和控制总线,程序指令和数据都存于内存,其中数据通过数据总线调入调出CPU,而程序指令通过控制总线调入CPU执行C.DMA技术使外围设备与CPU并行工作,直接将数据在外设和内存之间交换D.内存的工作速度相对于CPU的运算速度要低很多
下列对PCI局部总线的主要特点的描述,错误的是______。A.以133MB/s的速度与CPU进行信息传输B.利用PCI桥将PCI总线与CPU分离,因此不会造成CPU负载过重C.PCI总线运行过程受到CPU的控制D.具有与CPU的数据宽度完全相同的数据宽度
关于总线下列说法错误的是()。 A.前端总线也称为CPU总线B.前端总线是PC系统中的工作频率最快的总线C.前端总线主要由CPU使用,用来与高速缓存主存和北桥之间传送数据D.Intel采用了Hyper Transport来完成CPU与主板北桥芯片组之间的连接
CPU的运算速度与许多因素有关,下面哪些是提高CPU速度的有效措施()。 ①增加CPU中寄存器的数目 ②提高CPU与内存之间总线的工作频率 ③增加CPU中高速缓存(cache)的容量 ④优化BIOS的设计A、①②和④B、①②和③C、①和④D、②③和④
在计算机系统中引入通道结构后仍然无法做到的是()A、主存储器和外围设备之间传送信息的操作直接通过通道进行B、通道完全独立运行,无需由CPU启动C、外围设备可以和CPU并行工作D、各通道上的外围设备可以并行工作
下列对于总线的描述,正确的是()A、CPU同其它高速功能部件相连接的总线,称为内部总线B、CPU同IO设备之间相互连接的总线,称为IO总线C、CPU内部连接各寄存器及运算器件之间的总线,称为外部总线D、IO设备之间互相连接的总线,称为IO总线
单选题CPU通过总线与内存和输入/输出设备连接,下列说法错误的是()。A总线是连接CPU.内存.I/O设备等部件的一组公共信号线B总线分数据总线.地址总线和控制总线,程序指令和数据都存于内存,其中数据通过数据总线调入调CPU,而程序指令通过控制总线调入CPU执行CDMA技术使外围设备与CPU并行工作,直接将数据在外设和内存之间交换D内存的工作速度相对于CPU的运算速度要低很多
单选题关于总线下列说法错误的是()。A前端总线也称为CPU总线B前端总线是PC系统中的工作频率最快的总线C前端总线主要由CPU使用,用来与高速缓存主存和北桥之间传送数据DIntel采用了Hyper Transport来完成CPU与主板北桥芯片组之间的连接
单选题CPU的运算速度与许多因素有关,下面哪些是提高CPU速度的有效措施()。 ①增加CPU中寄存器的数目 ②提高CPU与内存之间总线的工作频率 ③增加CPU中高速缓存(cache)的容量 ④优化BIOS的设计A①②和④B①②和③C①和④D②③和④
单选题构成CPU与外围设备之间的高速通道且与CPU时钟无关的局部总线是()APC总线BISA总线CEISA总线DPCI总线