()是地址译码器芯片。A、74LS139B、74LS138C、74LS244D、74LS273

()是地址译码器芯片。

  • A、74LS139
  • B、74LS138
  • C、74LS244
  • D、74LS273

相关考题:

74138集成芯片是一个:() A、数据选择器B、3/8线的二进制译码器C、4/10线的译码器

译码器哪个输出信号有效取决于译码器的地址输入信号。()

下图为某I/O接口芯片的地址译码器,该I/O接口的有效地址为( )。A.32个B.16个C.8个D.4个

在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线

在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.其中的高8位地址线B.其中的高4位地址线,C.其中的高6位地址线D.以上都不对

CPU组成中不包括______。A.指令寄存器B.指令译码器C.地址寄存器D.地址译码器

某PC机有24条存储器地址线。设该系统的一个I/O芯片的有效口地址为0320H~032FH,则产生此FO芯片片选信号的译码器的输入地址线至少需要( )条。A.16条B.10条C.4条D.6条

什么是地址译码器?

RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是(  )位。A.88B.880C.211×8D.28×11

有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A.A5~A9B.A4~A9C.A2~A9D.A0~A9

以下选项中不属于CPU的组成部分的是( )。A.地址译码器B.指令寄存器C.指令译码器D.地址寄存器

有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A、A5~A9B、A4~A9C、A2~A9D、A0~A9

RAM芯片中除存储体和控制电路外还含有()。A、地址寄存器B、地址译码器C、数据寄存器D、程序计数器

下列关于ROM的特点,描述正确的是()。A、地址译码器是完全译码器,它提供了输入的全部最小项B、地址和字是一一对应的C、信息表是原封不动地装入存储阵列中D、主要由地址译码器和存储单元体组成

在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。

74LS138是具有3位输入、多位输出的译码器芯片,其输出作为片选信号时,最多可以选中()个芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选8片芯片。()

RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。A、88B、880C、211×8D、28×11

CPU组成中不包括()。A、地址译码器B、指令译码器C、地址寄存器D、指令寄存器

3—8译码器74LS138在全译码寻址方式中,译码器的输出端通常与单片机接口芯片的()端连接。

多选题下列关于ROM的特点,描述正确的是()。A地址译码器是完全译码器,它提供了输入的全部最小项B地址和字是一一对应的C信息表是原封不动地装入存储阵列中D主要由地址译码器和存储单元体组成

填空题74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

多选题内存地址译码器分为()译码器。AX方向BY方向CZ方向DW方向

多选题RAM芯片中除存储体和控制电路外还含有()。A地址寄存器B地址译码器C数据寄存器D程序计数器

单选题CPU组成中不包括()。A地址译码器B指令译码器C地址寄存器D指令寄存器

问答题在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。