采用容量小、结构简单的Cache会减小cache的命中时间。
采用容量小、结构简单的Cache会减小cache的命中时间。
相关考题:
● 以下关于Cache的叙述中,正确的是 (4) 。A. 在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素B. Cache的设计思想是在合理成本下提高命中率C. Cache的设计目标是容量尽可能与主存容量相等D. CPU 中的Cache容量应大于CPU 之外的Cache容量
● 在Cache-主存两级存储体系中,关于Cache的叙述,错误的是 (15) 。(15)A. Cache设计的主要目标是在成本允许的情况下达到较高的命中率,使存储系统具有最短的平均访问时间B. Cache设计的一个重要原则是在争取获得较快的存取速度和花费较低的存储成本之间达到合理的折衷C. 除了 Cache 容量和块的大小,地址相联方式和替换策略也会影响 Cache的命中率D. 在速度要求较高的场合采用直接映像,在速度要求较低的场合采用组相联或全相联
以下关于Cache(高速缓冲存储器)的描述,(9)是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关
● 以下关于Cache的叙述中,正确的是 (10) 。(10)A. 在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素B. Cache的设计思想是在合理的成本下提高命中率C. Cache的设计目标是容量尽可能与主存容量相等D. CPU中的Cache容量应大于CPU之外的Cache容量
下面关于Cache的叙述,“(6)”是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是动态更新的C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关
以下关于Cache的叙述中,正确的是( )。A.在容量确定的情况下,替换算法的时间复杂度是影响(~aehe命中率的关键因素B.Cache的设计思想是在合理成本下提高命中率C.Cache的设计目标是容量尽可能与主存容量相等D.cPu中的(~ache容量应大于cPU之外的Cache容量
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放
在对Cache写操作时,采用全写法更新策略的优点是()。A、Cache的更新速度较高。B、一致性比较好,可靠性较高,操作过程简单。C、Cache与主存之间的通信量大大降低。D、Cache的命中率较高。
Cache的容量对命中率的影响,以下说法正确的是()。A、Cache容量越大,命中率增加的越大。B、Cache容量很小时,命中率随容量的增加不太明显。C、当Cache容量由很小开始增加时命中率增加的比较明显,当容量达到一定程度,容量增加命中率改善的并不大。D、Cache容量越大,命中率增加的越小。
某处理器包含一片内Cache,容量为8K字节,且采用4路组相联结构,块的大小为4个32位字。当Cache未命中时,以分组方式从主存读取4个字到Cache,假定主存容量为16MB。试说明:Cache共分为多少组?
单选题下列命中组合情况中,一次访存过程中不可能发生的是( )。ATLB未命中,Cache未命中,Page未命中BTLB未命中,Cache命中,Page命中CTLB命中,Cache未命中,Page命中DTLB命中,Cache命中,Page未命中
问答题某处理器包含一片内Cache,容量为8K字节,且采用4路组相联结构,块的大小为4个32位字。当Cache未命中时,以分组方式从主存读取4个字到Cache,假定主存容量为16MB。试说明:Cache共分为多少组?
判断题采用容量小、结构简单的Cache会减小cache的命中时间。A对B错