计算机体系结构 题目列表
存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。

假定一个32位微处理器的外部处理器总线的宽度为16位,总线时钟频率为40MHz,假定一个总线事务的最短周期是4个总线时钟周期,该处理器的最大数据传输率是多少?如果将外部总线的数据线宽度扩展为32位,那么该处理器的最大数据传输率提高到多少?这种措施与加倍外部总线时钟频率的措施相比,哪种更好?

为了运算器的高速性,采用了()进位、()乘除法、()等并行技术措施。

多处理机的程序段指令之间既有“先读后写”相关,又有“先写后读”相关,并且以交换数据为目的,则它们必须()且读写要()。

影响虚拟存储器命中率的因素有哪些?它们是如何影响的?

具有越低失效率的计算机系统性能越高。

增加流水线的级数总可以增加流水线的性能。

假定一个存储器系统支持4体交叉存取,某程序执行过程中访问地址序列为3,9,17,2,51,37,13,4,8,41,67,10,则哪些地址访问会发生体冲突?

试以系列机为例,说明计算机体系结构、计算机组成和计算机实现三者之间的关系。

从计算机处理数据的并行性来看,从低到高的并行性等级,可有位串字串、位并字串、()和全并行。

CISC指令集结构功能设计的主要目标是什么,从哪几个方面考虑,如何理解?

有一个计算机系统可按功能分成4级,每级的指令互不相同,每一级的指令都比其下一级的指令在效能上强M倍,即第i级的一条指令能完成第i-1级的M条指令的计算量。现若需第i级的N条指令解释第i+1级的一条指令,而有一段第1级的程序需要运行Ks,问在第2、3和4级上一段等效程序各需要运行多长时间?

互连网络

多处理机系统

软硬件功能是完全等效的。