3-8译码器74LS138是最常用的译码电路之一,它的3个输入控制端是G1、G2A、G2B,只有当G1=1,G2A=G2B=0时,才允许对输入端A、B、C进行译码。

3-8译码器74LS138是最常用的译码电路之一,它的3个输入控制端是G1、G2A、G2B,只有当G1=1,G2A=G2B=0时,才允许对输入端A、B、C进行译码。


相关考题:

译码器哪个输出信号有效取决于译码器的地址输入信号。()

3-8译码电路是()译码器。A、三位二进制B、三进制C、三-八进制D、八进制

下列有关译码器的说法哪些是不正确的?() A、译码器不一定是一个最小项发生器B、3-8译码器是一个最小项发生器C、译码器可以作为数据分配器使用D、在负逻辑约定中,译码器输出端低有效表示输出0有效

下列哪些组合能实现一个5-32二进制译码器()。 A、2个3-8译码器和一个非门B、3个3-8译码器和一个非门C、4个3-8译码器和一个非门D、5个3-8译码器

二—十进制译码器也称()译码器,它的功能是将输入的一位()码(四位二元符号)译成10个高、低电平输出信号,因此也叫4—10译码器。

TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。 A、00100000B、11011111C、11110111D、00000100

4位双向移位寄存器74194和3-8线译码器74138构成的电路如图5-13所示,分析该电路功能,画出该电路有效状态的时序波形图,S0的输入是一个正脉冲.

试用3线-8线译码器74LS138和门电路实现一位二进制全减器(输入为被减数、减数与来自低位的借位;输出为差和向高位的借位)。要求用按键输入减数、被减数和进位,发光二极管显示减法结果。

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为( ).A. 8421BCD码检测及四舍五入B.全减器C.全加器 D.比较器

由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为(  )。 A. 8421码检测及四舍五入 B. 全减器 C. 全加器 D. 比较器

以下常用于地址译码电路的芯片型号是()A、74LS245B、74LS160C、74LS138

处理器的指令译码是将指令代码翻译成它代表的功能的过程,与数字电路的译码器是不同的概念。

74LS138是3-8译码器。

ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有()个字。A、10B、102C、210D、104

74LS138是具有3位输入、多位输出的译码器芯片,其输出作为片选信号时,最多可以选中()个芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选8片芯片。()

74LS138是()。A、集成3线-8线译码器B、集成3线-8线数据选择器C、集成8线-3线译码器D、集成3线-8线数据分配器

3—8译码器74LS138在全译码寻址方式中,译码器的输出端通常与单片机接口芯片的()端连接。

74LS138是具有3个输入的译码器芯片,用其输出作片选信号,最多可在()块芯片中选中其中任一块。

()是常用的算术运算电路。A、全加器B、编码器C、译码器D、数值比较器

二进制译码器的功能是将输入的二进制代码译成相应的输出信号,常见的二进制译码器有()。A、8-3译码器B、2-4译码器C、4-16译码器D、3-8译码器

多选题二进制译码器的功能是将输入的二进制代码译成相应的输出信号,常见的二进制译码器有()。A8-3译码器B2-4译码器C4-16译码器D3-8译码器

填空题74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

判断题3-8译码器74LS138是最常用的译码电路之一,它的3个输入控制端是G1、G2A、G2B,只有当G1=1,G2A=G2B=0时,才允许对输入端A、B、C进行译码。A对B错

判断题74LS138是3-8译码器。A对B错

多选题74LS138是()。A集成3线-8线译码器B集成3线-8线数据选择器C集成8线-3线译码器D集成3线-8线数据分配器