为了运算器的高速性,采用了()进位、()乘除法、()等并行技术措施。

为了运算器的高速性,采用了()进位、()乘除法、()等并行技术措施。


相关考题:

加法器有串行进位和并行进位两种连接方式:() A、串行进位加法器的电路结构简单,工作速度慢。B、并行进位加法器的速度快,电路结构复杂。C、串行进位加法器的电路结构简单,工作速度快。D、并行进位加法器的速度慢,电路结构简单。

串行进位加法器电路简单、但速度较慢,并行进位加法器速度较快、但电路复杂。() 此题为判断题(对,错)。

下列关于运算器的描述中,错误的是( )。A.运算器由ALU、通用寄存器组和状态条件寄存器等部件组成 B.运算器主要完成数据的算术运算和逻辑运算 C.运算器采用十六进制运算,如加、减、乘、除等 D.运算器的字长越长,硬件电路越复杂

二进制并行加法器中,采用先行进位的目的是简化电路结构。()

运算器由ALU完成运算后,除了运算结果外,下面所列()不是运算器给出的结果特征信息。A.是否溢出B.有无进位C.结果是否为零D.时钟信号

什么叫并行性?并行性分为哪几种?(2)高速并行结构分为哪几类?每类各举一例。(3)相联处理机有哪些特点?

64位的安腾处理器为了达到最高的指令级的并行性,采用了最新设计理念,EPIC的全称是【 】。

用8片741 81和2片74182DT。可组成( )。A.采用组内并行进位、组间串行进位结构的32位ALUB.采用二级先行进位结构的32位ALUC.采用组内先行进位、组间先行进位结构的16位ALUD.采用三级先行进位结构的32位ALU

用74181和74182芯片构成小组内并行进位,小组间并行进位,大组间串行进位的32位ALU,需要74182芯片的片数为()。A.0B.1C.2D.3

用八片74181和两片74182可组成()。A.组内并行进位,组内串行进位的32位ALUB.二级先行进位结构的32位ALUC.组内先行进位,组间先行进位的16位ALUD.三级先行进位结构的32位ALU

运算器是CPU中完成加、减、乘、除等算术运算的部件,而控制器则是完成与、或、非等逻辑运算的部件。()

加法器采用并行进位的目的是()。A提高加法器的速度B快速传递进位信号C优化加法器结构D增强加法器功能

开发并行性是为了并行处理,并行性又包括有()和并发性二重含义。

下列关于运算器的描述中,错误的是()。A、运算器由ALU、通用寄存器组和状态条件寄存器等部件组成B、运算器主要完成数据的算术运算和逻辑运算C、运算器采用十六进制运算,如加、减、乘、除等D、运算器的字长越长,硬件电路越复杂

设计一个64位全并行的ALU需要()片先行进位部件74182。

为了运算器的高速性,采用了()进位,()乘除法,()等并行技术措施。

4片74181 ALU和1片74182 CLA相配合,具有()传递功能。A、 串行进位B、 组内并行进位,组间串行进位C、 组内串行进位,组间并行进位D、 组内、组间均为并行进位

先行进位方式通过()来提高速度。

74181算术逻辑单元含有()位并行进位全加器。A、3B、4C、5D、6

在电子数字计算机中,()是组成计算机中四则运算最基本的运算单元。A、加法运算器B、减法运算器C、乘法运算器D、除法运算器

并行加法器采用超前进位的目的是简化电路结构。

填空题设计一个64位全并行的ALU需要()片先行进位部件74182。

填空题先行进位方式通过()来提高速度。

单选题4片74181 ALU和1片74182 CLA相配合,具有()传递功能。A 串行进位B 组内并行进位,组间串行进位C 组内串行进位,组间并行进位D 组内、组间均为并行进位

单选题在电子数字计算机中,()是组成计算机中四则运算最基本的运算单元。A加法运算器B减法运算器C乘法运算器D除法运算器

单选题加法器采用并行进位的目的是()。A提高加法器的速度B快速传递进位信号C优化加法器结构D增强加法器功能

填空题为了运算器的高速性,采用了()进位、()乘除法、()等并行技术措施。

填空题开发并行性是为了并行处理,并行性又包括有()和并发性二重含义。