单选题1个10进制计数器同时也是一个()。A分频器B寄存器C加法器

单选题
1个10进制计数器同时也是一个()。
A

分频器

B

寄存器

C

加法器


参考解析

解析: 暂无解析

相关考题:

把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。()

把一个五进制计数器与一个四进制计数器串联可得到()进制A、4B、5C、9D、20

要将方波脉冲的周期扩展10倍,可采用()。 A、10位二进制计数器B、十进制计数器C、10位D/A转换器

通常将二进制计数器与五进制计数器上串,可得到十进制计数器,若将十进制计数器与六进制计数器相串,可得十六进制计数器。()

A.同步二进制加法计数器B.同步四进制加法计数器C.同步三进制计数器D.同步三进制减法计数器

A.异步二进制计数器B.同步三进制计数器C.异步四进制计数器D.同步五进制计数器

图(a)所示时序逻辑电路的工作波形如图(b)所示,由此可知,图(a)电路是一个(  )。A.右移寄存器B.三进制计数器C.四进制计数器D.五进制计数器

图所示电路,集成计数器74LS160在M=1和M=0时,其功能分别为(  )。A.M=1时为六进制计数器,M=0时为八进制计数器B.M=1时为八进制计数器,M=0时为六进制计数器C.M=1时为十进制计数器,M=0时为八进制计数器D.M=1时为六进制计数器,M=0时为十进制计数器

图示电路的逻辑功能为(  )。 A. 异步8进制计数器 B. 异步7进制计数器 C. 异步6进制计数器 D. 异步5进制计数器

图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。 A. 九进制加法计数器,七进制加法计数器 B. 六进制加法计数器,十进制加法计数器 C. 九进制加法计数器,六进制加法计数器 D. 八进制加法计数器,七进制加法计数器

图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。 A. 十进制加计数器 B. 四进制加计数器 C. 八进制加计数器 D. 十六进制加计数器

若将一个频率为10kHz的矩形波,变换成一个lkHz的矩形波,应采用()电路。A、二进制计数器B、译码器C、十进制计数器

计数器的种类繁多,按编码可分为()。A、加法计数器B、二进制计数器C、十进制计数器D、N进制计数器

目前广泛使用由一个四位二进制计数器组成一位十进制计数器,十进制数只能用“8421”码来编排。

1个10进制计数器同时也是一个()。A、分频器B、寄存器C、加法器

把一个三进制计数器和一个四进制计数器串联起来可构成()。A、七进制计数器B、12进制计数器C、14进制计数器D、24进制计数器

一片集成二—十进制计数器74L160可构成()进制计数器。A、2至10间的任意B、5C、10D、2

若将一个频率为10kHz的矩形波变换成一个1kHz的矩形波,应采用()电路。A、二进制计数器B、译码器C、十进制计数器D、编码器

集成计数器40192是一个可预置数二-十进制可逆计数器。

把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。A、4B、5C、9D、20

一个十进制计数器至少需要()个触发器。A、3B、4C、5D、10

每经十个CP脉冲状态循环一次的计数电路,知其有效状态中的最大数为1100,则正确的描述是()。A、模10计数器B、计数器容量为10C、十进制计数器D、十二进制计数器

计数器可用触发器构成,()JK触发器可以构成一个十进制计数器。A、2个B、4个C、5个D、10个

一片集成二一十进制计数器74LS90可构成()进制计数器。A、2至10间的任意B、5C、10D、2

单选题把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。A4B5C9D20

多选题计数器的种类繁多,按编码可分为()。A加法计数器B二进制计数器C十进制计数器DN进制计数器

单选题A 同步256进制计数器B 同步240进制计数器C 同步208进制计数器D 同步200进制计数器