单选题下面是关于ARM嵌入式芯片中的中断控制器及向量中断控制器(VIC)和嵌套向量中断控制器(NVIC)的叙述,其中错误的是()。A只有当一个新的中断的优先级高于当前正在执行的中断处理的优先级时,VIC才向内核提出中断请求BNVIC可以进行中断的嵌套,即高优先级的中断可以进入低优先级中断的处理过程中,待高优先级中断处理完成后才继续执行低优先级中断C目前基于ARM内核的嵌入式芯片中的中断控制器仅支持向量中断D基于ARM内核的嵌入式芯片中的中断控制器挂在AMBA的系统总线上
单选题
下面是关于ARM嵌入式芯片中的中断控制器及向量中断控制器(VIC)和嵌套向量中断控制器(NVIC)的叙述,其中错误的是()。
A
只有当一个新的中断的优先级高于当前正在执行的中断处理的优先级时,VIC才向内核提出中断请求
B
NVIC可以进行中断的嵌套,即高优先级的中断可以进入低优先级中断的处理过程中,待高优先级中断处理完成后才继续执行低优先级中断
C
目前基于ARM内核的嵌入式芯片中的中断控制器仅支持向量中断
D
基于ARM内核的嵌入式芯片中的中断控制器挂在AMBA的系统总线上
参考解析
解析:
暂无解析
相关考题:
下面是关于8259A可编程中断控制器的叙述,其中错误的是A.8259A具有将中断源按优先级排队的功能B.8259A具有辨认中断源的功能C.8259A具有向CPU提供中断向量的功能D.两片8259A级联使用时,可将中断源扩展到16级
下面是关于8259A可编程中断控制器的叙述,其中错误的是:A.8259A具有将中断源按优先级排队的功能B.8259A具有辨认中断源的功能C.8259A具有向CPU提供中断向量的功能D.一片8259A具有4根中断请求线
下面是关于8259A可编程中断控制器的叙述,其中错误的是( )。A.8259A具有将中断源按优先级排队的功能B.8259A具有辨认中断源的功能C.8259A具有向CPU提供中断向量的功能D.8259A不能级联使用
下面关于S3C2410中断控制器的叙述中,错误的是:()。A.中断控制器不支持内置SPI引起的中断B.中断控制器支持内置I2C引起的中断C.中断控制器支持内置USB引起的中断D.中断控制器支持内置RTC引起的中断
下面是关于可编程中断控制器8259A的叙述,其中错误的是()。A.8259A具有优先级管理的功能B.8259A具有辨认中断源的功能C.8259A具有向CPU提供中断向量的功能D.一片8259A可管理8级中断
下面关于S3C2410中断控制器的叙述中,错误的是()A、中断控制器不支持内置SPI引起的中断B、中断控制器支持内置I2C引起的中断C、中断控制器支持内置USB引起的中断D、中断控制器支持内置RTC引起的中断
下面是关于ARM嵌入式芯片中的中断控制器及向量中断控制器(VIC)和嵌套向量中断控制器(NVIC)的叙述,其中错误的是()。A、只有当一个新的中断的优先级高于当前正在执行的中断处理的优先级时,VIC才向内核提出中断请求B、NVIC可以进行中断的嵌套,即高优先级的中断可以进入低优先级中断的处理过程中,待高优先级中断处理完成后才继续执行低优先级中断C、目前基于ARM内核的嵌入式芯片中的中断控制器仅支持向量中断D、基于ARM内核的嵌入式芯片中的中断控制器挂在AMBA的系统总线上
下面是关于ARM嵌入式芯片中的DMA控制器的叙述,其中错误的是()。A、DMA控制器即为直接存储器访问控制器B、使用DMA控制器可将数据块在外设与内存之间直接传输而不需CPU的参与,因而可显著降低处理器的负荷C、ARM嵌入式芯片中的DMA控制器挂在AMBA的外围总线(APB)上D、DMA控制器工作时所需的时钟由ARM嵌入式芯片中的电源管理与时钟控制器组件提供
单选题STM32嵌套向量中断控制器(NVIC)具有可编程的优先等级的个数是()A16B32C48D64