42、有10条地址线的半导体存储器芯片,若采用字译码方式,则有()条存储单元选择线控制线;若采用矩阵译码,则有()条存储单元选择线控制线。

42、有10条地址线的半导体存储器芯片,若采用字译码方式,则有()条存储单元选择线控制线;若采用矩阵译码,则有()条存储单元选择线控制线。


参考答案和解析
A

相关考题:

某静态存储器芯片有11条地址线A0~A10,8条数据线D0~Du,该芯片中存储单元有()。 A、1KBB、2KBC、4KBD、8KB

下面关于译码的叙述中,错误的是A.地址的低位一般用于产生片选信号B.采用全译码方式时,芯片的地址是唯一的,不会出现地址重叠C.用线选产生片选信号,会造成芯片地址重叠D.采用部分译码方式时,会造成芯片间地址可能不连续

某存储器芯片有12根地址线,8根数据线,该芯片有()个存储单元。A.1KBB.2KBC.3KBD.4KB

下面说法中正确的是()。A、部分译码方式时,存储器芯片中的一个存储单元有唯一地址。B、线选方式时存储器芯片中的一个存储单元有多个地址。地址不可能不连续。需要译码。C、全译码方式是指存储器芯片中的每一个存储单元对应一个唯一的地址。D、DMA方式与中断方式传输数据的方法是一样的。

设存储器的地址线有15条,存储单元为字节,采用2K×4位芯片,按全译码方法组成存储器,当该存储器被扩充成最大容量时,需要此种存储芯片的数量是( )。A.16片B.32片C.64片D.128片

设存储器的地址线有16条,基本存储单元为字节,若采用2K×4位芯片,按全译码方法组成按字节编址的存储器,当该存储器被扩充成最大容量时,需要此种存储2S芯片的数量是【 】片。

设存储器的地址线有16条,存储单元为字节,采用2K芯片(4位),按全译码方法组成存储器,问该存储器被扩充成最大容量时,需要此种存储器芯片数量是( )。A.16片B.32片C.64片D.128片

DRAM中的存储单元是以矩阵形式组织的,通过行地址和列地址经译码后访问矩阵中的某个存储单元。一个有9根地址线、行地址与列地址复用的DRAM芯片,能访问的存储单元数目是A.29个B.(29+29)个C.(29×29)个D.(9×9)个

设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器,该系统构成最大存储器容量需要64K×1位的存储器芯片的数量是( )。A.16片B.32片C.64片D.128片

某PC机有24条存储器地址线。设该系统的一个I/O芯片的有效口地址为0320H~032FH,则产生此FO芯片片选信号的译码器的输入地址线至少需要( )条。A.16条B.10条C.4条D.6条

存储器组成中,若某块存储芯片采用部分译码法,有2条地址线未使用,则该存储芯片中的每个单元有A.1个地址号B.2个地址号C.3个地址号D.4个地址号

如果一个半导体存储器中有m位地址线,则应有______个存储单元,若输出位数为n位,则其存储容量为______位。(  )

某256×1位的存储芯片内部结构为16×16的存储元矩阵,且采用“重合法”的译码驱动方式来选择存储元,则该芯片引脚中地址线的数目为()。A.256B.32C.16D.8

在统一编址的方式下,区分存储单元和I/O设备是靠()。A.不同的地址码B.不同的地址线C.不同的控制线D.不同的数据线

存储器进行位扩展时,需多个存储器芯片来构成所需要的存储空间。其电路连接方法是()。A、各芯片的同名地址线、控制线、数据线并联,片选线分别接出B、各芯片的同名地址线、控制线、片选线并联,数据线分别接出C、各芯片的同名地址线、数据线并联,控制线和片选线分别接出D、各芯片的同名地址线、控制线并联,数据线和片选线分别接出

有n条地址线的存储器,可以有()个基本存储单元(或字节)。A、nB、2nC、2^nD、n^2

动态存储器的刷新是按()(填行或列)进行;若存储单体的容量为64K,采用双译码且地址线平均送到两个译码器中,则刷新地址计数器的模为()。

若存储体中有1K个存储单元,采用双译码方式时要求译码输出线为()A、64B、32C、560D、9

半导体存储器芯片的译码驱动方式有几种?

设某系统的CPU有地址线16条,连接了4K ROM和1K RAM。已知ROM用8708芯片(1024×8),RAM用2114芯片(1024×4)。若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少?

设某系统有20条地址线,现欲以4K×1b的RAM芯片构成64KB的存储系统,试问:需要()片这样的芯片。用全译码方式进行地址译码,参与片外译码的地址线是()条。

用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。

对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有()个存储器地址。

在全译码中,利用系统的某一条地址线作为芯片的片选信号。

单选题在存储器连线时,线片控制采用()方式时,不存在()的问题,即所分配的地址是连续的。A全译码地址重叠B线选控制地址浮动C线选控制地址重叠D全译码地址浮动

单选题设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器。该系统构成需要64K*1位的存储器芯片的数量需()块。A16B32C64D128

单选题若存储体中有1K个存储单元,采用双译码方式时要求译码输出线为()A64B32C560D9

填空题对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有()个存储器地址。