单选题若存储体中有1K个存储单元,采用双译码方式时要求译码输出线为()A64B32C560D9

单选题
若存储体中有1K个存储单元,采用双译码方式时要求译码输出线为()
A

64

B

32

C

560

D

9


参考解析

解析: 暂无解析

相关考题:

下面说法中正确的是()。A、部分译码方式时,存储器芯片中的一个存储单元有唯一地址。B、线选方式时存储器芯片中的一个存储单元有多个地址。地址不可能不连续。需要译码。C、全译码方式是指存储器芯片中的每一个存储单元对应一个唯一的地址。D、DMA方式与中断方式传输数据的方法是一样的。

存储芯片内的地址译码有线性译码和【 】两种方式。

设存储器的地址线有15条,存储单元为字节,采用2K×4位芯片,按全译码方法组成存储器,当该存储器被扩充成最大容量时,需要此种存储芯片的数量是( )。A.16片B.32片C.64片D.128片

设存储器的地址线有16条,基本存储单元为字节,若采用2K×4位芯片,按全译码方法组成按字节编址的存储器,当该存储器被扩充成最大容量时,需要此种存储2S芯片的数量是【 】片。

DRAM中的存储单元是以矩阵形式组织的,通过行地址和列地址经译码后访问矩阵中的某个存储单元。一个有9根地址线、行地址与列地址复用的DRAM芯片,能访问的存储单元数目是A.29个B.(29+29)个C.(29×29)个D.(9×9)个

设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器,该系统构成最大存储器容量需要64K×1位的存储器芯片的数量是( )。A.16片B.32片C.64片D.128片

地址译码器的作用是根据输入的地址代码确定对应的一组存储单元的位置

译码处理,不论系统工作在NC方式或是存储器方式,都是将零件程序以一个()为单位进行处理。

动态存储器的刷新是按()(填行或列)进行;若存储单体的容量为64K,采用双译码且地址线平均送到两个译码器中,则刷新地址计数器的模为()。

若存储体中有1K个存储单元,采用双译码方式时要求译码输出线为()A、64B、32C、560D、9

下列关于ROM的特点,描述正确的是()。A、地址译码器是完全译码器,它提供了输入的全部最小项B、地址和字是一一对应的C、信息表是原封不动地装入存储阵列中D、主要由地址译码器和存储单元体组成

存储器地址译码有两种方式,分别为全译码方式和()

用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。

对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有()个存储器地址。

主机译码采用了时域处理与()相结合的译码方式。

ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有()个字。A、10B、102C、210D、104

存储器的字线是()。A、存储体与读写电路连接的数据线。它们通过读写电路传送或接收数据寄存器的信息。一个数据寄存器的位数正好是机器字长,故称为字线B、存储器的数据线。其线数正好与数据寄存器的位数相对应C、经地址译码器译码之后的存储单元的地址线D、以上三种说法都不对

当单片机所有多余的地址线都接到译码器的信号输入端时,这种译码方式称为()。A、线译码B、部分译码C、全译码D、混合译码

一般用空余的()输出一些控制信号形成片选信号。只有片选信号有效时,才能对所连芯片的存储单元进行读写。A、普通地址译码B、低位地址译码C、高位地址译码D、特殊地址译码

单片机进行外部数据扩展时,存储器的编址可采用全译码和部分译码两种方法。

SRAM由存储单元、地址译码电路、读写电路和控制电路组成。

多选题下列关于ROM的特点,描述正确的是()。A地址译码器是完全译码器,它提供了输入的全部最小项B地址和字是一一对应的C信息表是原封不动地装入存储阵列中D主要由地址译码器和存储单元体组成

单选题在存储器连线时,线片控制采用()方式时,不存在()的问题,即所分配的地址是连续的。A全译码地址重叠B线选控制地址浮动C线选控制地址重叠D全译码地址浮动

填空题主机译码采用了时域处理与()相结合的译码方式。

填空题动态存储器的刷新是按()(填行或列)进行;若存储单体的容量为64K,采用双译码且地址线平均送到两个译码器中,则刷新地址计数器的模为()。

单选题设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器。该系统构成需要64K*1位的存储器芯片的数量需()块。A16B32C64D128

填空题对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有()个存储器地址。