CPU响应可屏蔽硬件中断时,中断类型码n由_________提供。

CPU响应可屏蔽硬件中断时,中断类型码n由_________提供。


参考答案和解析
8259A;中断控制器;8259

相关考题:

8086CPU在响应INTR中断时A.中断类型码等于8B.中断类型码等于16C.中断类型码由I/O提供D.中断类型码由CPU提供

在8086CPU的下列4种中断中,需要由硬件提供中断类型码的是A.INTRB.INTOC.INT nD.NMI

CPU响应可屏蔽中断的条件是IF=1,有中断请求且______。

当多个设备同时产生中断请求时,影响cpu响应中断的顺序是()。 A.中断优先级和中断屏蔽码B.中断优先级C.中断屏蔽码D.中断允许标志

下列引起CPU程序中断的四种情况,( )需要由硬件提供中断类型码。A.INTOB.NMIC.INTRD.INT n

下列引起CPU中断的4种情况,由硬件提供中断类型的是( )。A.INTnB.NMIC.INTRD.INTO

PC微机系统中,CPU响应硬件可屏蔽中断时,下列各项中用于提供中断类型码的是A.芯片8259AB.中断向量C.指令本身D.段寄存器

8086CPU处理硬件可屏蔽中断的特点是A.需要CPU干预B.响应中断时,CPU仍然控制系统总线C.只有标志寄存器的IF位为1,才能响应D.只要有中断请求信号,CPU就必须响应E.中断类型码由中断指令提供

8086CPU构成的微机系统中,关中断指令CLI的作用是A.禁止CPU响应可屏蔽中断B.禁止INT n指令操作C.禁止DMA操作D.禁止非屏蔽中断

CPU内部的中断允许标志位IF的作用是()。A.禁止CPU响应可屏蔽中断B.禁止中断源向CPU发中断请求C.禁止CPU响应DMA操作D.禁止CPU响应非屏蔽中断

CPU响应可屏蔽中断请求时,其中断类型码由()提供。A、CPU内部B、中断指令C、类型码固定D、可屏蔽中断管理器

8086响应不可屏蔽中断时,其中断类型码是()。A、由CPU自动产生B、从外设取得C、由指令INT给出D、由中断控制器提供

下列引起CPU中断的四种情况中,()需要由硬件提供中断类型码.A、INTOB、NMIC、INTRD、INTn

8086/8088CPU执行软件中断指令INT n时,其中断类型码的提供者是()A、外部设备B、指令C、总线D、堆栈

当硬件中断发生时,CPU通过()获得中断类型号。A、INTR引脚B、INT n指令C、数据总线D、中断源

8088CPU的中断类型中,由8259管理的中断是()。A、单步中断B、非屏蔽C、可屏蔽D、所有

当标志IF=1时,CPU()响应可屏蔽中断;当IF=0时,CPU()响应可屏蔽中断。

CPU内部的中断允许标志位IF的作用是()。A、禁止CPU响应可屏蔽中断B、禁止中断源向CPU发中断请求C、禁止CPU响应DMA操作D、禁止CPU响应非屏蔽中断

8086/8088响应不可屏蔽中断请求时,其中断类型码是()A、由CPU自动产生B、从外设取得C、由指令INT给出D、由中断控制器提供

在8086的中断中,只有()需要硬件提供中断类型码。

CPU响应可屏蔽中断请求时,其中断向量号由()提供。A、CPU内部B、中断指令C、向量号固定D、中断控制器

8086/8088CPU状态标志寄存器中IF=1时,表示()。A、CPU可以响应非屏蔽中断B、CPU可以响应内部中断C、CPU可以响应可屏蔽中断D、CPU禁止响应可屏蔽中断

如何“屏蔽”可屏蔽中断?叙述CPU响应可屏蔽中断的过程。

当多个外设同时产生中断时,CPU响应中断的顺序受()的影响。A、中断优先级B、中断允许标志C、中断屏蔽码D、中断优先级和中断屏蔽码

单选题CPU响应可屏蔽中断请求时,其中断类型码由()提供。ACPU内部B中断指令C类型码固定D可屏蔽中断管理器

判断题8086CPU响应外部可屏蔽中断INTR时,在第二个中断响应周期,由数据总线读入外设的中断类型码。A对B错

单选题当硬件中断发生时,CPU通过()获得中断类型号。AINTR引脚BINT n指令C数据总线D中断源

单选题当多个外设同时产生中断时,CPU响应中断的顺序受( )的影响。A中断优先级B中断允许标志C中断屏蔽码D中断优先级和中断屏蔽码