用中规模芯片设计任意进制计数器时,同步置零和异步置零差一个状态。

用中规模芯片设计任意进制计数器时,同步置零和异步置零差一个状态。


参考答案和解析
置位法

相关考题:

用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。() 此题为判断题(对,错)。

74161集成芯片,是一个()的计数器。 A、同步置数B、异步清0C、异步置数D、同步清0E、四位二进制

74LS161是一个()的四位二进制加计数器。 A、同步清0,异步置数B、异步清0,同步置数C、同步清0,同步置数

利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。() 此题为判断题(对,错)。

根据不同需要,在集成计数器芯片的基础上,通过采用()方法可以实现任意进制的计数器。 A.反馈归零法B.预置数法C.进位输出置最小数法D.进位输出置最大数法

下列有关74LS160的叙述,不正确的是()。 A、是一个模十的计数器B、有一个同步清零端C、利用清零端可以构成强置位计数器D、利用置位端可以构成预置位计数器

分别画出利用下列方法构成的10进制计数器的接线图。(3)利用 74LS161的异步清零功能;(4)利用74LS163的同步清零功能;(5)利用 74LS161或74LS163的同步置数功能;(6)利用 74LS290的异步清零功能。

用2片74161分别采用反馈置数法和反馈清零法构成从0开始的60进制加法计数器。

A.异步二进制计数器B.同步三进制计数器C.异步四进制计数器D.同步五进制计数器

集成计数器40192具有()功能。A、异步清零B、并行置数C、加法计数D、减法计数E、同步清零

时序逻辑电路的计数器直接取相应进制数经相应门电路送到()端。A、异步清零端B、同步清零端C、异步置数端D、同步置数端

时序逻辑电路的计数器取相应进制数少一经相应门电路送到()端。A、异步清零端B、同步清零端C、异步置数端D、同步置数端

集成计数器74LS161是()计数器。A、二进制同步可预置B、二进制异步可预置C、二进制同步可清零D、二进制异步可清零

集成二--十进制计数器通过反馈置数及反馈清零法计数。

电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。A、同步计数器B、异步计数器C、二进制计数器D、四进制计数器

利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。

用集成计数器设计n进制计数器时,一般采用()。A、置最小数法B、反馈复位法C、反馈预置D、时钟禁止

用集成计数器设计n进制计数器时,不宜采用()方法。A、置最小数B、反馈复位C、反馈预置D、时钟禁止

以下对40193的说法正确的为()A、同步清零B、异步清零C、同步计数D、高电平置数

以下是74LS161同步四位二进制计数器功能的是()A、同步预置数B、异步清零C、同步清零D、双时钟E、脉冲输出

集成计数器40192具有()功能。A、异步清零B、并行置数C、加法计数D、减法计数E、脉冲输出

集成计数器40192置数方式是()。A、同步0有效B、异步0有效C、异步1有效D、同步1有效

用40193够成一个25进制的计数器下面说法正确的是()A、需要4片40193芯片B、需要2片40193芯片C、40193的清零端应连接在一起,用同一信号清零D、40193的置数端分别用不同的信号连接,采用不同的信号清零E、低位的40193的加计数溢出位应与高位40193的CP+相连

以下是74LS160同步四位十进制计数器功能的是()A、同步预置数B、异步清零C、直接清零D、双时钟E、脉冲输出

同步计数器和异步计数器的区别是()。A、前者各触发器的触发脉冲相同,而后者不同B、前者有同步清零端,而后者有异步清零端C、前者有同步置数端,而后者异步置数端D、前者靠同步输入端控制计数规律,而后者靠异步输入端控制计数规律

单选题按计数器的进位制或循环模数分类,计数器可为()计数器。A同步和异步B加计数、减计数C二进制、十进制或任意进制

多选题用集成计数器设计n进制计数器时,一般采用()。A置最小数法B反馈复位法C反馈预置D时钟禁止

单选题电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。A同步计数器B异步计数器C二进制计数器D四进制计数器