集成计数器40192置数方式是()。A、同步0有效B、异步0有效C、异步1有效D、同步1有效

集成计数器40192置数方式是()。

  • A、同步0有效
  • B、异步0有效
  • C、异步1有效
  • D、同步1有效

相关考题:

用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。() 此题为判断题(对,错)。

74161集成芯片,是一个()的计数器。 A、同步置数B、异步清0C、异步置数D、同步清0E、四位二进制

74LS161是一个()的四位二进制加计数器。 A、同步清0,异步置数B、异步清0,同步置数C、同步清0,同步置数

根据不同需要,在集成计数器芯片的基础上,通过采用()方法可以实现任意进制的计数器。 A.反馈归零法B.预置数法C.进位输出置最小数法D.进位输出置最大数法

试用74LS161采用反馈置数法组成十进制计数器。

试用2片74LS161采用整体反馈置数法组成128进制计数器。

集成计数器40192具有()功能。A、异步清零B、并行置数C、加法计数D、减法计数E、同步清零

时序逻辑电路的计数器直接取相应进制数经相应门电路送到()端。A、异步清零端B、同步清零端C、异步置数端D、同步置数端

子程序计数器SC,不由CLR来清零,而是由()门来置数。一旦置数,即为其子程序的开始地址。A、ESB、CSC、DSD、LS

在控制电路中,把计数器过去的数抹去,称作(),使计数器置零的电路称作()。

集成移位寄存器40194的控制方式()。A、左移B、右移C、保持D、并行置数E、置0或1

将低位40192的()与高位40192的CP端相连,可构成两位的八进制计数器。A、Q3B、C0C、D0D、PE

时序逻辑电路的计数器取相应进制数少一经相应门电路送到()端。A、异步清零端B、同步清零端C、异步置数端D、同步置数端

集成二--十进制计数器通过反馈置数及反馈清零法计数。

集成计数器40192是一个可预置数二-十进制可逆计数器。

用集成计数器设计n进制计数器时,一般采用()。A、置最小数法B、反馈复位法C、反馈预置D、时钟禁止

用集成计数器设计n进制计数器时,不宜采用()方法。A、置最小数B、反馈复位C、反馈预置D、时钟禁止

在用集成计数器进行电路设计时常用的方法有()。A、级连法B、置位法C、复位法D、扩展法

下面关于N进值计数器说法正确的是()A、N进制计数器是逢N向前进位,计数位归零B、N进制计数器是逢N向前进位,计数位不归零C、实现8进制计数器最少需8位二进制位D、实现8进制计数器最少需3位二进制位E、实现16进制计数器只需1片40192即可

将两片CC40192级联后用借位输出法构成M(M=100)进制减法计数器,预置数端的数据N应是M。

以下()不是扭环形计数器的有效置数状态。A、0000B、1111C、0010D、1010

集成计数器40192具有()功能。A、异步清零B、并行置数C、加法计数D、减法计数E、脉冲输出

集成计数器40192置数方式是()A、同步0有效B、串行置数C、并行置数D、同步1有效

判断题利用集成计数器芯片的预置数功能可获得任意进制的计数器。A对B错

多选题用集成计数器设计n进制计数器时,一般采用()。A置最小数法B反馈复位法C反馈预置D时钟禁止

多选题在用集成计数器进行电路设计时常用的方法有()。A级连法B置位法C复位法D扩展法

单选题利用中规模集成计数器构成任意进制计数器的方法是()A复位法B预置数法C级联复位法