为提高访存速度,可将主存中内容拷贝至高速Cache中。但Cache容量比主存要小,并不能容纳主存中所有数据。尽管如此,还是可以将主存中要执行的指令和数据转载至Cache中访问,这是由于________。A.Cache的一个地址单元可以存储比主存更多的数据B.可以使用多个Cache,从而使Cache的总容量与主存相等C.CPU在执行程序时,访存具有相对的局部性,即程序访问的局部性原理D.Cache中采用了数据压缩进行存储

为提高访存速度,可将主存中内容拷贝至高速Cache中。但Cache容量比主存要小,并不能容纳主存中所有数据。尽管如此,还是可以将主存中要执行的指令和数据转载至Cache中访问,这是由于________。

A.Cache的一个地址单元可以存储比主存更多的数据

B.可以使用多个Cache,从而使Cache的总容量与主存相等

C.CPU在执行程序时,访存具有相对的局部性,即程序访问的局部性原理

D.Cache中采用了数据压缩进行存储


参考答案和解析
采用高速器件;采用层次结构 Cache-主存;调整主存结构

相关考题:

● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。 A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部特征D.Cache中通常保存着主存储器中部分内容的一份副本

● 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是 (7) 。(7)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

在存储器层次结构中,存储器从速度最快到最慢的排列顺序是() A、寄存器-主存-Cache-辅存B、寄存器-主存-辅存-CacheC、寄存器-Cache-辅存-主存D、寄存器-Cache-主存-辅存

以下关于Cache(高速缓冲存储器)的描述,(9)是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。A.扩充主存容量B.解决CPU和主存的速度匹配C.提高可靠性D.增加CPU访问的并行度

关于Cache(高速缓冲存储器)的说法中,错误的是(9)。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

答案及其解析——位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由_____完成。

一个设有cache的存储系统中,若主存容量为512KB,cache容量为2KB,每次交换的数据块长度为16B。主存数据调入cache时,为了区分是主存哪个部分哪个字块调入cache中哪个字块位置。因此在cache存储器中还需存放调入主存字块的特征,即cache字块标志(主存高位地址)。cache地址映像若采用直接映像方式,本题中cache字块标志是(1)位,若采用全相联地址映像方式,则cache字块标志是(2)位。A.7B.8C.12D.19

在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是( )。A. Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用

以下关于Cache (高速缓冲存储器)的叙述中,不正确的是( )。A. Cache 的设置扩大了主存的容量B. Cache 的内容是主存部分内容的拷贝C. Cache 的命中率并不随其容量增大线性地提高D. Cache 位于主存与 CPU 之间

在高速缓存 (Cache) -主存储器构成的存储系统中,( )。A.主存地址到Cache地址的变换由硬件完成,以提高速度B.主存地址到Cache地址的变换由软件完成,以提高灵活性C.Cache 的命中率随其容量增大线性地提高D.Cache 的内容在任意时刻与主存内容完全一致

在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据

下列存储器按存取速度由快至慢排列,正确的是( )A.主存>硬盘>CacheB.Cache>主存>硬盘C.Cache>硬盘>主存D.主存>Cache>硬盘

● 下列存储器按存取速度由快至慢排列,正确的是 (57) 。(57)A. 主存硬盘CacheB. Cache主存硬盘C. Cache硬盘主存D. 主存Cache硬盘

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是(9)A.Cache 的容量通常大于主存的存储容量B.通常由程序员设置 Cache 的内容和访问速度C.Cache 的内容是主存内容的副本D.多级 Cache 仅在多核 CPU 中使用

在Cache和主存构成的两级存储系统中,Cache的存取时间为100ns,主存的存取时间为1μs,Cache访问失败后CPU才开始访存。如果希望Cache-主存系统的平均存取时间不超过Cache存取时间的15%,则Cache的命中率至少应为()。A.95%B.98%C.98.5%D.99.5%

下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本

Cache介于主存与CPU之间,其速度比主存(),容量比主存()。

在一个计算机系统中,下列说法正确的是()。A、主存的容量远大于Cache的容量,主存的速度比Cache快B、主存的容量远小于Cache的容量,主存的速度比Cache快C、主存的容量远大于Cache的容量,主存的速度比Cache慢D、主存的容量远小于Cache的容量,主存的速度比Cache慢

CPU←→Cache,Cache←→主存,主存←→辅存之间的数据传输各有什么特点?为什么?请分析原因。

在多级存储体系中,“cache—主存”结构的作用是解决()的问题。A、主存容量不足B、主存与辅存速度不匹配C、辅存与CPU速度不匹配D、主存与CPU速度不匹配

在PC机中,各类存储器的速度由高到低的次序是()。A、主存、Cache、硬盘、软盘B、硬盘、Cache、主存、软盘C、Cache、硬盘、主存、软盘D、Cache、主存、硬盘、软盘

下列存储器按存取速度由快至慢排列,正确的是()A、主存硬盘CacheB、Cache主存硬盘C、Cache硬盘主存D、主存Cache硬盘

多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

填空题Cache介于主存与CPU之间,其速度比主存(),容量比主存()。