用集成计数器设计一个模12的计数器,计数范围从00-11,给出设计过程和逻辑图。

用集成计数器设计一个模12的计数器,计数范围从00-11,给出设计过程和逻辑图。


参考答案和解析
4

相关考题:

用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。() 此题为判断题(对,错)。

用反馈复位法来改变由8位十进制加法计数器的模值,可以实现______模值范围的计数器. A. 1~10B. 1~16C. 1~99D. 1~100

●移位型计数器中有两种常用计数器,即环形计数器和扭环形计数器,其中扭环形计数器中,如果触发器级数为n,则该计数器的进位模为 (30) 。(30) A.n/2B.nC.2nD.n2

用一个74LS163可以构成模多少的计数器?() A、模32B、模17C、模13D、模19

()在计数过程中发生断电,则前面所计的数值全部丢失,再次通电后从0开始计数。 A、普通计数器B、高速计数器C、锁存计数器D、加减双向计数器

设计模值为36的计数器至少需要()级触发器。 A、3B、4C、5D、6

图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。 A. 九进制加法计数器,七进制加法计数器 B. 六进制加法计数器,十进制加法计数器 C. 九进制加法计数器,六进制加法计数器 D. 八进制加法计数器,七进制加法计数器

图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。 A. 十进制加计数器 B. 四进制加计数器 C. 八进制加计数器 D. 十六进制加计数器

把一个三进制计数器和一个四进制计数器串联起来可构成()。A、七进制计数器B、12进制计数器C、14进制计数器D、24进制计数器

计数器按计数工作方式分为()。A、同步计数器和异步计数器B、二进制计数器和非二进制计数器C、加法计数器和减法计数器D、扭环形计数器和环形计数器

集成计数器40192是一个可预置数二-十进制可逆计数器。

某计数器在计数过程中,当计数器从“111”状态变为“000”状态时产生进位信号,此计数器的计数长度是()。A、5;B、6;C、7;D、8。

集成计数器构成N进制计数器有哪几种方法?异步计数器结构与同步计数器有何不同?

计数器的功能是(),它是用电路的()来表示计数值。计数器的模是指()

计数器的模是指构成计数器的触发器的个数。

设计一个模65的同步计数器,至少需要()个触发器。

模为2的正整数次幂的二进制递增计数器,若从其反向输出端Q输出,则得()同模计数器。

用集成计数器设计n进制计数器时,一般采用()。A、置最小数法B、反馈复位法C、反馈预置D、时钟禁止

用集成计数器设计n进制计数器时,不宜采用()方法。A、置最小数B、反馈复位C、反馈预置D、时钟禁止

异步计数器设计时,比同步计数器设计多增加的设计步骤是()。A、画原始状态转换图B、进行状态编码C、求时钟方程D、求驱动方程

用反馈复位法来改变由8位二进制加法计数器的模值,可以实现()模值范围的计数器。A、1-~15B、1~16C、1~32D、1~256

既可以作为加法计数器又可以作为减法计数器的是()A、同步计数器B、异步计数器C、可逆计数器D、集成计数器

集成二--十进制计数器可以组成任意进制计数器。

多选题用集成计数器设计n进制计数器时,一般采用()。A置最小数法B反馈复位法C反馈预置D时钟禁止

单选题异步计数器设计时,比同步计数器设计多增加的设计步骤是()。A画原始状态转换图B进行状态编码C求时钟方程D求驱动方程

填空题74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。

单选题既可以作为加法计数器又可以作为减法计数器的是()A同步计数器B异步计数器C可逆计数器D集成计数器

单选题用反馈复位法来改变由8位二进制加法计数器的模值,可以实现()模值范围的计数器。A1-~15B1~16C1~32D1~256