用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。() 此题为判断题(对,错)。
74161集成芯片,是一个()的计数器。 A、同步置数B、异步清0C、异步置数D、同步清0E、四位二进制
74LS161是一个()的四位二进制加计数器。 A、同步清0,异步置数B、异步清0,同步置数C、同步清0,同步置数
根据不同需要,在集成计数器芯片的基础上,通过采用()方法可以实现任意进制的计数器。 A.反馈归零法B.预置数法C.进位输出置最小数法D.进位输出置最大数法
试用74LS161采用反馈置数法组成十进制计数器。
试用2片74LS161采用整体反馈置数法组成128进制计数器。
不产生多余状态的计数器是哪个?( )A.同步预置数计数器B.异步预置数计数器C.复位法构成的计数器
集成计数器40192具有()功能。A、异步清零B、并行置数C、加法计数D、减法计数E、同步清零
时序逻辑电路的计数器直接取相应进制数经相应门电路送到()端。A、异步清零端B、同步清零端C、异步置数端D、同步置数端
集成计数器74LS192是()计数器。A、异步十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆
在控制电路中,把计数器过去的数抹去,称作(),使计数器置零的电路称作()。
时序逻辑电路的计数器取相应进制数少一经相应门电路送到()端。A、异步清零端B、同步清零端C、异步置数端D、同步置数端
异步计数器的特点是()A、异步计数器中的触发器没有一个共同的时钟脉冲B、异步计数器不需要时钟脉冲C、异步计数器的触发器共用一个时钟脉D、异步计数器只能做减法计数器
集成二--十进制计数器74LS90是()计数器。A、异步二--五--十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆
集成二--十进制计数器通过反馈置数及反馈清零法计数。
集成计数器构成N进制计数器有哪几种方法?异步计数器结构与同步计数器有何不同?
用集成计数器设计n进制计数器时,一般采用()。A、置最小数法B、反馈复位法C、反馈预置D、时钟禁止
用集成计数器设计n进制计数器时,不宜采用()方法。A、置最小数B、反馈复位C、反馈预置D、时钟禁止
既可以作为加法计数器又可以作为减法计数器的是()A、同步计数器B、异步计数器C、可逆计数器D、集成计数器
集成计数器40192具有()功能。A、异步清零B、并行置数C、加法计数D、减法计数E、脉冲输出
集成计数器40192置数方式是()。A、同步0有效B、异步0有效C、异步1有效D、同步1有效
集成计数器40192置数方式是()A、同步0有效B、串行置数C、并行置数D、同步1有效
时序逻辑电路的计数器直接取相应的进制数相应门电路送到()端。A、异步清零端B、同步清零端C、异步置数端D、同步置数端
同步计数器和异步计数器的区别是()。A、前者各触发器的触发脉冲相同,而后者不同B、前者有同步清零端,而后者有异步清零端C、前者有同步置数端,而后者异步置数端D、前者靠同步输入端控制计数规律,而后者靠异步输入端控制计数规律
多选题用集成计数器设计n进制计数器时,一般采用()。A置最小数法B反馈复位法C反馈预置D时钟禁止
单选题既可以作为加法计数器又可以作为减法计数器的是()A同步计数器B异步计数器C可逆计数器D集成计数器
单选题不产生多余状态的计数器是()。A同步预置数计数器B异步预置数计数器C复位法构成的计数器
单选题利用中规模集成计数器构成任意进制计数器的方法是()A复位法B预置数法C级联复位法