14、在低位四体交叉存储器中,若处理器要访问的地址(十进制)为3、6、9、12、15、18、21、24…、300,则理论上该存储器比单体存储器的平均访问速度提高了()倍。A.1B.2C.3D.4

14、在低位四体交叉存储器中,若处理器要访问的地址(十进制)为3、6、9、12、15、18、21、24…、300,则理论上该存储器比单体存储器的平均访问速度提高了()倍。

A.1

B.2

C.3

D.4


参考答案和解析
4

相关考题:

在多微处理器的数控系统中( )。 A、只有主处理器可以访问存储器,控制总线B、只有从处理器可以访问存储器,控制总线C、主、从处理器都可以访问存储器,控制总线D、主、从处理器都不能访问存储器,控制总线

低位交叉存储器使得高位地址经过破译后选择不同的存储单体,这样连续的地址分布在相邻的不同存储体中,而同一存储体单体中的地址是不连续的。() 此题为判断题(对,错)。

相联存储器是() A、按地址访问存储器B、按周期访问存储器C、按内容访问存储器D、按请求访问存储器

Pentium微处理器在虚拟8086模式下访问存储器时,段地址由【 】寄存器提供。

微机硬件系统中地址总线的宽度(位数)对___影响最大。 A、存储器的访问速度B、CPU可直接访问的存储器空间大小C、存储器的字长D、存储器的稳定性

计算机对存储器的要求是速度快、容量大、价格低,主存储器是CPU按照地址进行随机读写的存储器,主存的特点是(3),主有的最大容量与主存的地址位数有关,64MB的主存,地址需要(4)位(二进制数)。A.CPU访问不同单元需要的时间不同B.CPU访问任何单元的速度相同C.CPU访问地址小的单元,速度较快D.访问时间不固定

在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。A.扩充主存容量B.解决CPU和主存的速度匹配C.提高可靠性D.增加CPU访问的并行度

虚拟存储器的作用是允许(4),它通常使用(5)作为主要组成部分。虚拟存储器的调度方法与(6)基本类似,即把经常要访问的数据驻留在高速存储器中。因为使用了虚拟存储器,指令执行时(7)。在虚拟存储系统中常使用相联存储器进行管理,它是(8)寻址的。A.直接使用外存代替内存B.添加比地址的长度更多的内存容量C.程序可访问比内存更大的地址空间D.提高内存的访问速度

虚拟存储器的作用是允许(37)。它通常使用(38)作为一个主要组成部分。对它的调度方法与(39)基本相似,即把要经常访问的数据驻留在高速存储器中,因为使用虚拟存储器,指令执行时(40)。在虚拟存储系统中常使用相联存储器进行管理,它是(41)寻址的。A.直接使用外存代替内存B.添加此地址字长允许的更多内存容量C.程序直接访问比内存更大的地址空间D.提高内存的访问速度

虚拟存储器的作用是(9)。A.提高内存访问速度B.通过增加地址字长度而增加内存容量C.允许直接使用外存代替内存D.允许程序可访问比内存更大的地址空间

虚拟存储器的作用是允许(96)。它通常使用(97)作为它的一个主要组成部分。对它的调度方法与(98)基本相似,即把要经常访问的数据驻留在高速存储器中。因为使用了虚拟存储器,指令执行时(99)。在虚拟存储系统中常使用相连存储器进行管理,它是(100)寻址的。A.直接使用外存代替内存B.添加比地址字长允许的更多内存容量C.程序直接访问比内存更大的地址空间D.提高内存的访问速度

虚拟存储器的作用是允许(1)。它通常使用(2)作为它的一个主要组成部分。对它的调度方法与(3)基本相似,即把要经常访问的数据驻留在高速存储器中,因为使用虚拟存储器,指令执行时(4)。在虚拟存储系统中常使用相联存储器进行管理,它是(5)寻址的。A.直接使用外存替内存B.添加此地址字长允许的更多内存容量C.程序直接访问比内存更大的地址空间D.提高内存的访问速度

某计算机字长为32位,存储器存取周期为100ns,则存储器的带宽为(10);若CPU执行一段程序,访问存储器1600次,访问cache400次(cache的存储周期为50s),则平均访问存储器的时间为(11)。(63)A.32×106bit/sB.32×107bit/sC.107bit/sD.3200bit/s

若计算机中地址总线的宽度为24位,则最多允许直接访问主存储器( )的物理空间(以字节为单位编址)。A.8MBB.16MBC.8GBD.16G

若存储器的容量为16KB,则访问它的地址线应有()。A、4根B、10根C、14根D、16根

若CPU地址线为24根,则能够直接访问的存储器最大容量为()。

下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

假定一个存储器系统支持4体交叉存取,某程序执行过程中访问地址序列为3,9,17,2,51,37,13,4,8,41,67,10,则哪些地址访问会发生体冲突?

相联存储器采用按内容访问方式,速度比普通存储器快。

存储器的随机访问方式是指()。A、可随意访问存储器B、按随机文件访问存储器C、可对存储器进行读出与写入D、可按地址访问存储器任一编址单元,其访问时间相同且与地址无关

某8086微处理器系统中设计了一个容量为32KB的SRAM存储器,约定该存储器的起始地址为40000H,则该存储器的末地址为()

若微处理器可采用存储器映象编址,那么一条SUB(减法)指令可访问的地址空间为()。A、整个地址空间B、仅I/地址空间C、仅RAM地址空间D、随应用而定

虚拟存储器的作用是允许()。 A、直接使用外存代替内存B、添加比地址字长允许的更多内存容量C、程序直接访问比内存更大的地址空间D、提高内存的访问速度

在MCS-51中,PC和DPTR都用于提供地址,但PC是为访问()存储器提供地址,而DPTR是为访问()存储器提供地址。

在MCS-51中PC和DPTR都用于提供地址,但PC是为访问程序存储器提供地址,而DPTR是为访问()存储器提供地址。

多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

填空题若CPU地址线为24根,则能够直接访问的存储器最大容量为()。

单选题存储器的随机访问方式是指()A可随意访问存储器B按随机文件访问存储器C可对存储器进行读出与写入D可按地址访问存储器任一编址单元,其访问时间相同且与地址无关