下面对CPLD和FPGA的描述中,错误的是()。A.FPGA器件采用查找表LUT结构来实现逻辑功能。B.CPLD器件采用乘积项PT结构来实现逻辑功能。C.CPLD器件为分段式互连结构,内部延时与器件结构和逻辑连接等有关,因此传输时延不可预测D.乘积项PT和存储于一体的多核结构来实现逻辑功能。
下面对CPLD和FPGA的描述中,错误的是()。
A.FPGA器件采用查找表LUT结构来实现逻辑功能。
B.CPLD器件采用乘积项PT结构来实现逻辑功能。
C.CPLD器件为分段式互连结构,内部延时与器件结构和逻辑连接等有关,因此传输时延不可预测
D.乘积项PT和存储于一体的多核结构来实现逻辑功能。
参考答案和解析
CPLD 器件为分段式互连结构 ,内部延时与器件结构和逻辑连接等有关,因此传输时延不可预测
相关考题:
大规模可编程器件主要有FPGA、CPLD两类,下列对FPGA结构与工作原理的描述中,正确的是()。A、FPGA全称为复杂可编程逻辑器件;B、FPGA是基于乘积项结构的可编程逻辑器件;C、基于SRAM的FPGA器件,在每次上电后必须进行一次配置;D、在Altera公司生产的器件中,MAX7000系列属FPGA结构。
基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→综合→_____→_____→适配→编程下载→硬件测试。正确的是()。 ①功能仿真 ②时序仿真 ③逻辑综合 ④配置 ⑤分配管脚A、③①B、①⑤C、④⑤D、④②
关于Metro 500的描述,下列说法错误的是()。A、42ISU主控的FPGA 300版本只能应用在PCB版本为Ver.C的单板上B、5.24.04.20以前的版本升级到此版本,必须先升级扩展BIOS,再升级主机软件C、为了解决设置除255.255.0.0外子网掩码不生效问题,需要将主机升级到5.24.04.10P03及以上版本D、Metro 500的FPGA都有防误加载的功能,因此升级时不用担心由于加载错误的FPGA导致单板出现异常的问题
问答题简述CPLD与FPGA的异同。