74161集成芯片,是一个()的计数器。 A、同步置数B、异步清0C、异步置数D、同步清0E、四位二进制
一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为___。
一个四位二进制加法计数器,初始状态为0000经过2015个时钟脉冲后,此计数器的状态为()
用2片74161分别采用反馈置数法和反馈清零法构成从0开始的60进制加法计数器。
试用上升沿D触发器构成异步3位二进制加法计数器,要求画出逻辑电路图,以及计数器输入时钟CLK与D触发器输出端Q2~Q0的波形图。
试用上升沿JK触发器构成同步3位二进制加法计数器,要求画出逻辑电路图。
A.同步二进制加法计数器B.同步四进制加法计数器C.同步三进制计数器D.同步三进制减法计数器
A.异步二进制计数器B.同步三进制计数器C.异步四进制计数器D.同步五进制计数器
图示时序逻辑电路是一个( )。附:触发器的逻辑状态表为:A、左移寄存器B、右移寄存器C、异步三位二进制加法计数器D、同步六进制计数器
由四位二进制同步计算器74161构成的逻辑电路如图所示,该电路的逻辑功能为( )。A.同步256进制计数器C.同步217进制计数器B.同步243进制计数器D.同步196进制计数器
A.同步二进制加法计数器B.同步二进制减法计数器C.异步二进制减法计数器D.异步二进制加法计数器
图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是( )。 A. 九进制加法计数器,七进制加法计数器 B. 六进制加法计数器,十进制加法计数器 C. 九进制加法计数器,六进制加法计数器 D. 八进制加法计数器,七进制加法计数器
四位异步二进制减法计数器,先清零,2个脉冲后输出状态为()A、1110B、0010C、1011D、0001
三位二进制异步加法计数器,第4个CP脉冲后,计数器状态为()A、000B、010C、100D、101
一异步三位二进制加法计数器,当第8个CP脉冲过后,计数器状态变为()。A、000B、010C、110D、101
集成计数器74LS161是()计数器。A、二进制同步可预置B、二进制异步可预置C、二进制同步可清零D、二进制异步可清零
计数器按计数工作方式分为()。A、同步计数器和异步计数器B、二进制计数器和非二进制计数器C、加法计数器和减法计数器D、扭环形计数器和环形计数器
电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。A、同步计数器B、异步计数器C、二进制计数器D、四进制计数器
一个异步三位二进制异步加法计数器,当第4个CP脉冲过后,计数器的状态变为()A、000B、010C、100D、101
用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。A、1B、6C、8D、10
用反馈复位法来改变由8位二进制加法计数器的模值,可以实现()模值范围的计数器。A、1-~15B、1~16C、1~32D、1~256
以下是74LS161同步四位二进制计数器功能的是()A、同步预置数B、异步清零C、同步清零D、双时钟E、脉冲输出
一异步三位二进制加法计数器,当第8个CP脉冲后,计数器状态为()。A、000B、010C、110D、101
单选题A 左移寄存器B 右移寄存器C 异步三位二进制加法计数器D 同步六进制计数器
单选题四位异步二进制减法计数器,先清零,2个脉冲后输出状态为()A1110B0010C1011D0001
单选题用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。A1B6C8D10
单选题电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。A同步计数器B异步计数器C二进制计数器D四进制计数器
单选题用反馈复位法来改变由8位二进制加法计数器的模值,可以实现()模值范围的计数器。A1-~15B1~16C1~32D1~256