图题6-17所示的是8位右移寄存器74HC164与共阳数码管的连接图,其输入信号DATA、时钟CLK的波形图,若寄存器初始状态为0000000,试画出74HC164输出QF~QA的波形图,并说明数码管显示的数字是多少?

图题6-17所示的是8位右移寄存器74HC164与共阳数码管的连接图,其输入信号DATA、时钟CLK的波形图,若寄存器初始状态为0000000,试画出74HC164输出QF~QA的波形图,并说明数码管显示的数字是多少?


相关考题:

4位双向移位寄存器74194和3-8线译码器74138构成的电路如图5-13所示,分析该电路功能,画出该电路有效状态的时序波形图,S0的输入是一个正脉冲.

试分别画出图4-30(a)电路输出端Y、Z和图4-30(b)电路输出端Q2的波形.输入信号A和CP的电压波形如图4-30(c)所示,各触发器的初始状态为0.

试画出图4-6所示电路图在给定输入时钟作用下的输出波形.设触发器的初态为0.

试用74LS147、 74LS46、 74LS04与共阳数码管等元件设计一个0~9按键输入,数码管显示按键数字值的电路。

对于图题4-21所示波形作为输入的电路,试画出其输出端的波形。

画出图题5-9所示的正边沿触发JK触发器输出Q端的波形,输入端J、K与CLK的波形如图所示。(设Q初始状态为0)

试画出图题5-14所示各触发器输出Q端的波形,CLK、 A和B的波形如图所示。(设Q初始状态为0)

试画出图题5-15所示各触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)

画出图题5-4所示的电平触发D触发器输出Q端的波形,输入端D与CLK的波形如图所示。(设0初始状太为0)

试画出图题5-20所示电路中触发器输出Q1、Q2端的波形,CLK的波形如图所示。(设Q初始状态为0)

画出图题5-11所示的脉冲JK触发器输出Q端的波形,输入端J K与CLK的波形如图所示。(设Q初始状态为0)

画出图题5-10所示的JK触发器输出端Q端的波形,CLK的波形如图所示。(设Q初始状态为0)

试画出图题5-19所示电路中触发器输出Q1、Q2端的波形,输入端CLK的波形如图所示。(设Q初始状态为0)

画出图题5-1所示的SR锁存器输出端Q、端的波形,输入端与的波形如图所示。(设Q初始状态为0)

试画出图题5-16所示触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)

试画出图题5-12所示电路输出端Q1、Qo端的波形,CLK 的波形如图所示。(设Q初始状态为0)

画出图题5-8所示的JK触发器输出Q端的波形,输入端JK与CLK的波形如图示。(设Q初始状态为0)

画出图题5-5所示的边沿触发D触发器输出端Q端的波形,输入端D与CLK的波形如图所示。(设Q初始状态为0)

图题6-15所示的是5位右移寄存器与输入信号DATA、时钟CLK的波形图,若寄存器初始状态为00000,试画出寄存器输出Q4~Q0的波形图。

图题6-16所示的是8位右移寄存器74HC164符号、输入信号DATA、时钟CLK的波形图,若寄存器初始状态为0000000试画出寄存器输出QFQA的波形图。

图题6-18所示的是并入串出8位右移寄存器74HC165的连接图,以及输入信号CLKINH、移位/置数信号SH/与时钟CLK的波形图,若74HC165并入数据为11100101,试画出74HC165输出Y的波形图。

试用上升沿D触发器构成异步3位二进制加法计数器,要求画出逻辑电路图,以及计数器输入时钟CLK与D触发器输出端Q2~Q0的波形图。

试画出图题6-30所示电路的状态图,并画出时钟CLK作用下的Y端波形。

JK触发器及其输入信号波形图如图所示,该触发器的初值为0,则它的输出Q为:

如果所示的波形图,其表示的逻辑关系是() AF=A*BBF=A+BCD

共阳数码管要显示数字“2”,则其对应的字型码为()。

单选题某电压信号随时间变化的波形图如图所示,该信号应归类于()。A 周期信号B 数字信号C 离散信号D 连续时间信号