请查阅74HC04手册,确定该器件在4.5 V电源时的高电平与低电平噪声容限。

请查阅74HC04手册,确定该器件在4.5 V电源时的高电平与低电平噪声容限。


相关考题:

在具有“线逻辑”功能的逻辑系统中,需要使用“三态门”这种特殊逻辑器件,该器件的第三态是指()。 A、高电平B、低电平C、高阻态

执行指令MOVXA,﹫DPTR时,WR.RD脚的电平为()。A.WR高电平,RD低电平B.WR低电平,RD高电平C.WR高电平,RD高电平D.WR低电平,RD低电平

8086微处理器在最小模式下执行输出操作时,下列哪一个选项所描述的状态是正确的?______A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/IO高电平C.RD低电平,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平

8086微处理器在最小模式下执行输出操作叫,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/lO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平

8086微处理器在最小模式下执行输出操作时,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高屯子,WR低电平,M/IO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平

请查阅 74LS00手册,确定该门的高电平与低电平噪声容限。

查阅商业温度范围的74LS00芯片手册,回答如下问题:(1)电源电压范围;(2)输出高电平电压范围;(3)输出低电平电压范围;(4)输入高电平电压范围;(5)输入低电平电压范围;(6)该芯片的电源电流;(7)典型传播延迟时间;(8)扇出系数。

请查阅74HC04手册,确定该器件在拉电流4 mA负载时,可否保持VoHmi> 4V(Vcc=4.5V)。

请查阅74HC04手册,确定该器件在灌电流4mA负载时,可否保持VoLmax

请查阅 74HC04手册,确定该器件在驱动74HC00时的高电平与低电平扇出系数。

某继电器工作电压6V,工作电流50mA,若采用74HC04门电路输出的有效高电平控制,试设计光耦隔离电路驱动该继电器(电源为+6V)。

8086执行OUTDX,AL指令时其引脚()。A、M/IO输出高电平、WR输出高电平B、M/iO输出低电平,RD输出低电平C、M/IO输出低电平、WR输出低电平D、M/IO输出高电平、RD输出高电平

8086微处理器的RESET引脚是用于:()A、使CPU复位,高电平有效。B、CPU使其它器件复位,高电平有效。C、使CPU复位,低电平有效。D、CPU使其它器件复位,低电平有效。

高电平噪声容限定义为:(),低电平噪声容限定义为:()

占空比就是输出的PWM中,()之比。A、低电平保持的时间与该PWM的时钟周期的时间B、高电平保持的时间与该PWM的时钟周期的时间C、高电平保持的时间与低电平保持的时间D、低电平保持的时间与高电平保持的时间

TTL电路,输入电压大于2V为高电平,小于0.8V为低电平。

电源为5V的CMOS电路,电压大于3.5V为高电平,小于1.5V为低电平。

执行指令MOVXA,﹫DPTR时,WR、RD脚的电平为()。A、WR高电平,RD低电平B、WR低电平,RD高电平C、WR低电平,RD低电平

采用5V电源的TTL器件的高电平范围为()V,低电平范围为:()V。

采用5V电源的CMOS器件的高电平范围为(),低电平范围为:()

已知TTL门的UH=3.6V,UL=0.3V,UOFF=0.8V,UON=1.8V,则该门输入高电平的噪声容限为()V。A、1.8B、3.3C、1D、0.5

RS232C的电平标准是EIA电平标准,即()。A、高电平为+3V~+5V,低电平为-3V~-5VB、高电平为0V~+15V,低电平为0~-5VC、高电平为+3V~0V,低电平为-3V~0VD、高电平为+3V~+15V,低电平为-3V~-15V

计算机串口的电平标准是TTL电平标准,即()。A、高电平为+12V,低电平为0VB、高电平为+5V,低电平为0VC、高电平为+12V,低电平为+5VD、高电平为0V,低电平为-5V

某中断请求下降沿有效,即只有输入()信号时才中断。A、低电平B、高电平C、由低电平变为高电平D、由高电平变为低电平

单选题在电/气转换器中,若转速给定电压信号所转换成的气压信号P0与该P0经P/U转换器转换成的电压信号比相等时,触发器T1和T2的状态是()。A低电平,高电平B低电平,低电平C高电平,低电平D高电平,高电平

单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()ACMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低BCMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高CCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低DCMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

单选题已知TTL门的UH=3.6V,UL=0.3V,UOFF=0.8V,UON=1.8V,则该门输入高电平的噪声容限为()V。A1.8B3.3C1D0.5