主存一般为半导体存储器,辅存一般为磁介质存储器。程序和程序运行的数据从辅存调入主存,这一主、辅存之间的数据交换管理()A、由硬件完成B、由软件完成C、由硬件和操作系统协作完成D、由用户自己管理
主存一般为半导体存储器,辅存一般为磁介质存储器。程序和程序运行的数据从辅存调入主存,这一主、辅存之间的数据交换管理()
- A、由硬件完成
- B、由软件完成
- C、由硬件和操作系统协作完成
- D、由用户自己管理
相关考题:
在存储器层次结构中,存储器从速度最快到最慢的排列顺序是() A、寄存器-主存-Cache-辅存B、寄存器-主存-辅存-CacheC、寄存器-Cache-辅存-主存D、寄存器-Cache-主存-辅存
●通常计算机的存储器是一个由Cache、主存和辅存构成的3级存储系统。辅助存储器一般可由磁盘、磁带和光盘等存储设备组成。Cache和主存一般是一种 (5) 存储器。在各种辅存中,除了 (6) 外,大多是便于脱卸和携带的。Cache存储器一般采用 (7) 半导体芯片,主存现主要由 (8) 半导体芯片组成。(5) A.随机存取B.相联存取C.只读存取D.顺序存取(6) A.软盘B.CD-ROMC.磁带D.硬盘(7) A.DRAMB.PROMC.EPROMD.SRAM(8) A.DRAMB.ROMC.EPROMD.SRAM
虚拟存储器主要是为了解决扩大主存容量的需求而设置的,一般页式虚拟存储器规定把主存和辅存都分成大小相同的页,程序运行时需要访问辅存内容,可把包括有关单元的一个辅存页面调入主存一个空页中,其后CPU根据程序的局部性原理,可多次从主存中取出需要的有关指令和数据,大大提高了存取有关数据的速度,虚拟存储器最关键的是虚存页面调入主存时CPU如何知道调入主存何页?虚实页面地址是依靠(1)实现页面地址转换的。这种转换是采用(2)实现的。A.页表B.段表C.MAPD.TLB
关于虚拟存储器以下说法错误的是A.虚拟存储器由主存和辅存两级组成B.在虚拟存储器技术中,为解决虚、实地址的变换,需对虚、实空间都进行分段、分页管理并进行地址映射C.一般虚存空间远远小于实存空间D.虚拟存储器具有辅存的容量,而又具有接近主存的存取速度
通常计算机的存储器是一个由Cache、主存和辅存构成的3级存储系统。辅助存储器一般可由磁盘、磁带和光盘等存储设备组成。Cache和主存一般是一种(5)存储器。在各种辅存中,除了(6)外,大多是便于脱卸和携带的。Cache存储器一般采用(7)半导体芯片,主存现主要由(8)半导体芯片组成。A.随机存取B.相联存取C.只读存取D.顺序存取
Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存
计算机系统中的四级存储器,其存取速度从高到低的顺序是()A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存
单选题Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A主存储器,Cache,寄存器,辅存B快存,主存储器,寄存器,辅存C寄存器,Cache,主存储器,辅存D寄存器,主存储器,Cache,辅存
单选题计算机系统中的四级存储器,其存取速度从高到低的顺序是()A主存储器,Cache,寄存器,辅存B快存,主存储器,寄存器,辅存C寄存器,Cache,主存储器,辅存D寄存器,主存储器,Cache,辅存
单选题计算机中,用于存放程序或数据的存储部件有CPU内部寄存器、高速缓冲存储器、主存储器和辅存。它们的存取速度不一样,从快到慢依次为()。一般来讲,速度越快,成本就会越高。因为成本高,所以容量就会越小。A寄存器>辅存>Cache>内存B寄存器>Cache>内存>辅存CCache>内存>寄存器>辅存D内存>Cache>辅存>寄存器
单选题计算机中,用于存放程序或数据的存储部件有CPU内部寄存器、高速缓冲存储器、主存储器和辅存。它们的存取速度不一样,从快到慢依次为()。A寄存器>辅存>Cache>内存B寄存器>Cache>内存>辅存CCache>内存>寄存器>辅存D内存>Cache>辅存>寄存器
单选题通常计算机的存储器是由一个Cache、主存和辅存构成的三级存储体系。辅助存储器一般可由磁盘、磁带和光盘等存储设备组成。Cache和主存一般是一种随机存取存储器,磁带则是一种顺序存取存储设备。在各种辅存中,除去()外,人多是便于脱卸和携带的。Cache存储器一般采用SRAM半导体芯片,主存现在主要由DRAM半导体芯片组成。A软盘BCD-ROMC磁带D硬盘
单选题主存一般为半导体存储器,辅存一般为磁介质存储器。程序和程序运行的数据从辅存调入主存,这一主、辅存之间的数据交换管理()A由硬件完成B由软件完成C由硬件和操作系统协作完成D由用户自己管理