Pentium 4微处理器的L1 Cache包括两个部分,它们是指令Cache(ETC) Cache。
Pentium 4微处理器的L1 Cache包括两个部分,它们是指令Cache(ETC) Cache。
相关考题:
下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据CacheB.Pentium Ⅱ的L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
下面是关于Pentium微处理器体系结构的叙述,其中错误的是A.采用超标量结构B.L1 Cache分成指令Cache和数据CacheC.浮点寄存器的位数是32位D.工作模式有实模式、保护模式、虚拟8086模式和系统管理模式4种
下面是微处理器中有关Cache的叙述,其中错误的是( )。A.从Pentium 微处理器开始已经将其内部的L1 Cache 分离为指令Cache 和数据CacheB.Pentium Ⅱ的L2 Cache 不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache 和L2 Cache 均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium 微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据 CaCheB.PentiumⅡ的 L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成 Cache
下面是关于Pentium微处理器的叙述,其中错误的是______。A.Pentium Ⅱ的电压识别VID总线扩展到了5位B.现在Pentium Ⅲ微处理器内部的L2 Cache有半速和全速两种时钟频率C.Pentium 4采用了超流水线结构D.Pentium微处理器与8086微处理器相比,多了两个段寄存器
2、采用指令cache与数据cache分离的主要目的是()A.降低Cache的缺失损失。B.提高Cache的命中率。C.降低CPU平均访存时间。D.减少指令流水线中Cache的访问冲突。